參數(shù)資料
型號: G2CORERMAD
英文描述: Errata to G2 PowerPC Core Reference Manual Rev. 0
中文描述: 勘誤表的G2 PowerPC的核心參考手冊牧師0
文件頁數(shù): 28/506頁
文件大?。?/td> 6720K
代理商: G2CORERMAD
第1頁第2頁第3頁第4頁第5頁第6頁第7頁第8頁第9頁第10頁第11頁第12頁第13頁第14頁第15頁第16頁第17頁第18頁第19頁第20頁第21頁第22頁第23頁第24頁第25頁第26頁第27頁當(dāng)前第28頁第29頁第30頁第31頁第32頁第33頁第34頁第35頁第36頁第37頁第38頁第39頁第40頁第41頁第42頁第43頁第44頁第45頁第46頁第47頁第48頁第49頁第50頁第51頁第52頁第53頁第54頁第55頁第56頁第57頁第58頁第59頁第60頁第61頁第62頁第63頁第64頁第65頁第66頁第67頁第68頁第69頁第70頁第71頁第72頁第73頁第74頁第75頁第76頁第77頁第78頁第79頁第80頁第81頁第82頁第83頁第84頁第85頁第86頁第87頁第88頁第89頁第90頁第91頁第92頁第93頁第94頁第95頁第96頁第97頁第98頁第99頁第100頁第101頁第102頁第103頁第104頁第105頁第106頁第107頁第108頁第109頁第110頁第111頁第112頁第113頁第114頁第115頁第116頁第117頁第118頁第119頁第120頁第121頁第122頁第123頁第124頁第125頁第126頁第127頁第128頁第129頁第130頁第131頁第132頁第133頁第134頁第135頁第136頁第137頁第138頁第139頁第140頁第141頁第142頁第143頁第144頁第145頁第146頁第147頁第148頁第149頁第150頁第151頁第152頁第153頁第154頁第155頁第156頁第157頁第158頁第159頁第160頁第161頁第162頁第163頁第164頁第165頁第166頁第167頁第168頁第169頁第170頁第171頁第172頁第173頁第174頁第175頁第176頁第177頁第178頁第179頁第180頁第181頁第182頁第183頁第184頁第185頁第186頁第187頁第188頁第189頁第190頁第191頁第192頁第193頁第194頁第195頁第196頁第197頁第198頁第199頁第200頁第201頁第202頁第203頁第204頁第205頁第206頁第207頁第208頁第209頁第210頁第211頁第212頁第213頁第214頁第215頁第216頁第217頁第218頁第219頁第220頁第221頁第222頁第223頁第224頁第225頁第226頁第227頁第228頁第229頁第230頁第231頁第232頁第233頁第234頁第235頁第236頁第237頁第238頁第239頁第240頁第241頁第242頁第243頁第244頁第245頁第246頁第247頁第248頁第249頁第250頁第251頁第252頁第253頁第254頁第255頁第256頁第257頁第258頁第259頁第260頁第261頁第262頁第263頁第264頁第265頁第266頁第267頁第268頁第269頁第270頁第271頁第272頁第273頁第274頁第275頁第276頁第277頁第278頁第279頁第280頁第281頁第282頁第283頁第284頁第285頁第286頁第287頁第288頁第289頁第290頁第291頁第292頁第293頁第294頁第295頁第296頁第297頁第298頁第299頁第300頁第301頁第302頁第303頁第304頁第305頁第306頁第307頁第308頁第309頁第310頁第311頁第312頁第313頁第314頁第315頁第316頁第317頁第318頁第319頁第320頁第321頁第322頁第323頁第324頁第325頁第326頁第327頁第328頁第329頁第330頁第331頁第332頁第333頁第334頁第335頁第336頁第337頁第338頁第339頁第340頁第341頁第342頁第343頁第344頁第345頁第346頁第347頁第348頁第349頁第350頁第351頁第352頁第353頁第354頁第355頁第356頁第357頁第358頁第359頁第360頁第361頁第362頁第363頁第364頁第365頁第366頁第367頁第368頁第369頁第370頁第371頁第372頁第373頁第374頁第375頁第376頁第377頁第378頁第379頁第380頁第381頁第382頁第383頁第384頁第385頁第386頁第387頁第388頁第389頁第390頁第391頁第392頁第393頁第394頁第395頁第396頁第397頁第398頁第399頁第400頁第401頁第402頁第403頁第404頁第405頁第406頁第407頁第408頁第409頁第410頁第411頁第412頁第413頁第414頁第415頁第416頁第417頁第418頁第419頁第420頁第421頁第422頁第423頁第424頁第425頁第426頁第427頁第428頁第429頁第430頁第431頁第432頁第433頁第434頁第435頁第436頁第437頁第438頁第439頁第440頁第441頁第442頁第443頁第444頁第445頁第446頁第447頁第448頁第449頁第450頁第451頁第452頁第453頁第454頁第455頁第456頁第457頁第458頁第459頁第460頁第461頁第462頁第463頁第464頁第465頁第466頁第467頁第468頁第469頁第470頁第471頁第472頁第473頁第474頁第475頁第476頁第477頁第478頁第479頁第480頁第481頁第482頁第483頁第484頁第485頁第486頁第487頁第488頁第489頁第490頁第491頁第492頁第493頁第494頁第495頁第496頁第497頁第498頁第499頁第500頁第501頁第502頁第503頁第504頁第505頁第506頁
Tables
Table
Number
Title
Page
Number
xxviii
G2 PowerPC Core Reference Manual
For More Information On This Product,
Go to: www.freescale.com
MOTOROLA
7-5
7-6
8-1
8-2
8-3
8-4
8-5
8-6
8-7
8-8
8-9
8-10
8-11
8-12
8-13
9-1
9-2
9-3
9-4
9-5
9-6
9-7
9-8
9-9
9-10
9-11
10-1
11-1
11-2
11-3
11-4
11-5
11-6
A-1
A-2
A-3
A-4
A-5
A-6
A-7
A-8
Floating-Point Instructions........................................................................................7-29
Load and Store Instructions.......................................................................................7-30
Input/Output Enable and High-Impedance Signal Mappings......................................8-4
Conditions for Unidirectional/Bidirectional Signals...................................................8-5
Truth Table for Bidirectional Signals..........................................................................8-6
G2 Core Signal Cross Reference.................................................................................8-6
G2 Core Snoop Hit Response....................................................................................8-20
Transfer Type Encoding for the G2 Core as a Bus Master........................................8-21
Implementation-Specific Transfer Type Encoding....................................................8-22
Data Transfer Size .....................................................................................................8-23
Encodings for core_tc[0:1] Signals ...........................................................................8-24
Data Bus Lane Assignments......................................................................................8-32
Data Bus Parity Signal Assignments.........................................................................8-34
core_clk_out Signal Configuration............................................................................8-54
Core PLL Configuration............................................................................................8-55
Timing Diagram Legend..............................................................................................9-8
Transfer Size Signal Encodings.................................................................................9-13
Burst Ordering—64-Bit Bus......................................................................................9-14
Burst Ordering—32-Bit Bus......................................................................................9-14
Aligned Data Transfers (64-Bit Bus).........................................................................9-15
Misaligned Data Transfers (4-Byte Examples).........................................................9-16
Aligned Data Transfers (32-Bit Bus Mode)..............................................................9-17
Misaligned 32-Bit Data Bus Transfer (4-Byte Examples) ........................................9-18
Transfer Code Encoding............................................................................................9-19
core_cse[0:1] Signals.................................................................................................9-30
IEEE Interface Pin Descriptions................................................................................9-43
G2 core Programmable Power Modes.......................................................................10-3
Other Debug and Support Register Bits.................................................................... 11-3
Related Debug Exceptions and Conditions............................................................... 11-6
Single Address Matching (G2 Core Emulation) ....................................................... 11-7
Two Addresses OR Matching.................................................................................... 11-7
Address Matching for Inside Address Range............................................................ 11-7
Address Matching for Outside Address Range......................................................... 11-8
Complete Instruction List Sorted by Mnemonic........................................................ A-1
Complete Instruction List Sorted by Opcode............................................................. A-8
Integer Arithmetic Instructions................................................................................ A-15
Integer Compare Instructions................................................................................... A-16
Integer Logical Instructions..................................................................................... A-16
Integer Rotate Instructions....................................................................................... A-17
Integer Shift Instructions.......................................................................................... A-17
Floating-Point Arithmetic Instructions .................................................................... A-18
F
Freescale Semiconductor, Inc.
n
.
相關(guān)PDF資料
PDF描述
G2RL-1
G2RL-14
G2RL-14-CF
G2RL-14-CFDC12
G2RL-14DC12
相關(guān)代理商/技術(shù)參數(shù)
參數(shù)描述
G2D 制造商:VISHAY 制造商全稱:Vishay Siliconix 功能描述:GLASS PASSIVATED JUNCTION RECTIFIER
G2D/4 功能描述:整流器 200 Volt 2.0 Amp RoHS:否 制造商:Vishay Semiconductors 產(chǎn)品:Standard Recovery Rectifiers 配置: 反向電壓:100 V 正向電壓下降: 恢復(fù)時間:1.2 us 正向連續(xù)電流:2 A 最大浪涌電流:35 A 反向電流 IR:5 uA 安裝風(fēng)格:SMD/SMT 封裝 / 箱體:DO-221AC 封裝:Reel
G2D01D01024.0 制造商:W L Gore & Associates 功能描述:RF STANDARD CABLE ASSEMBLY
G2D01D01060.0 制造商:W L Gore & Associates 功能描述:RF STANDARD CABLE ASSEMBLY
G2D120-AA04-01 制造商:ebm-papst Inc 功能描述:G2D120-AA04-01