![](http://datasheet.mmic.net.cn/Exar-Corporation/XRT79L71IB-F_datasheet_100145/XRT79L71IB-F_3.png)
PRELIMINARY
XRT79L71
3
REV. P2.0.0
1-CHANNEL DS3/E3 CLEAR-CHANNEL FRAMERLIU COMBO - CC/HDLC ARCHITECTURE
TABLE 1: PIN OUT OF THE XRT79L71 (TOP VIEW)
A
RX
G
F
CCLK
RX
PLOF
TXPOHFRA
ME
RX
NIB
_
2
RX
SE
R
RXCL
K
RXOHCLK
RXOHFRAM
E
TX
NIB_
0
T
X
NIBFRA
ME
TX
F
R
AM
ERE
F
TX
OHE
N
AB
L
E
TX
AI
S
E
N
PDA
T
A
3
PDA
T
A
_
7
PA
S
_
L
B
RXGFCMS
B
RX
PRE
D
TX
POHCLK
RX
NIB_
3
RX
O
U
TCLK
RX
FRAME
RX
O
H
ENA
B
LE
TX
NOB_
3
TXO
H
IN
D
TX
FRA
M
E
TXO
H
FRAM
E
TXOHCLK
PDA
T
A
_
2
PDA
T
A
_
6
PB
LAS
T
_L
PW
R
_
L
C
RX
UDA
T
A
_
1
3
TX
G
F
CCLK
RXGFC
RXP
O
HFRA
ME
RXNI
B
_
0
RX
OHIND
RX
O
H
TX
N
O
B_
2
TX
SE
R
T
X
INCLK
TX
O
H
PD
A
T
A
_
1
PD
A
T
A
_
5
P
RDY_
L
P
RD_L
P
A
DDR_
0
D
RX
UDA
T
A
_9
RXUDA
T
A
_12
RXUDA
T
A
_15
RX
CP
RXP
OOF
RX
N
IB
_
1
RXL
O
S
TX
NI
B
_
1
TXNIB
C
L
K
TX
OHINS
PD
A
T
A
PD
A
T
A
_
4
PIN
T
_L
PC
S
_
L
P
A
DDR_1
P
A
DDR_2
E
RX
UDA
T
A
_5
RX
UDA
T
A
_8
RXU
D
A
T
A_1
1
RXUDA
T
A
_14
P
A
DDR_6
P
A
DDR_5
P
A
DDR_4
P
A
DDR_3
F
RXU
D
A
T
A_2
RXU
D
A
T
A_4
RXU
D
A
T
A_7
RXUDA
T
A
_10
DP
A
DDR_3
DP
A
DDR_2
DP
A
DDR_1
DP
A
DDR_0
G
RXUD
A
T
A_1
RXUD
A
T
A_0
RXUD
A
T
A_3
RXUD
A
T
A_6
VDD
DP
A
DDR_7
DP
A
DDR_6
DP
A
DDR_5
DP
A
DDR_4
H
RX
UCLA
V
RX
U
S
O
C
RX
UPR
T
Y
RXUE
N_L
GND
DA_
S
E
L
VDD
GND
PCLK
J
RXUA
DDR_0
RXUA
DDR_1
RXUA
DDR_2
RXUA
DDR_3
GND
PDB
E
N_
L
P
T
YP
E_
2
P
T
YP
E_
1
P
T
YP
E_
0
K
RX
UADDR_
4
RXU
C
LKO
RXP
E
OP
RSX
_
RS
O
F
VD
D
VD
D
VD
D
VD
D
GP
O_
2
GP
O_
1
GP
O_
0
CL
KOUT
L
RXMOD
RX
PER
R
RXUCLK
TSX
_
TSO
F
GPI
_
2
GPI
_
1
GPI
_
0
NIB
B
LE
INTF
M
T
X
UCLK
TX
PE
R
TXM
O
D
TX
UEN_
L
OG
ND
RES
E
T_L
TE
ST
M
O
D
E
E3
CLK
N
TX
PE
OP
RX
PDV
A
L
T
X
UCLA
V
TXUDA
T
A
_10
TXUDA
T
A
_4
TXUDA
T
A
_8
TXUDA
T
A
_13
GP
IO
_
1
TDO
T
X
DGND
TX
DVDD
TX
AG
ND
OV
DD
VD
D
GND
CLK
G
ND
P
TX
UCLK
O
T
X
UAD
DR_4
TX
U
S
O
C
TXUDA
T
A
_1
TXUDA
T
A
_5
TXUDA
T
A
_9
T
X
UDA
T
A
_
1
4
GP
IO
_2
TDI
MT
IP
MR
IN
G
REF
A
GND
AN
A
IO1
AN
A
IO2
ICTB
DS
3CLK
R
TX
UADDR_3
TX
UADDR_2
TX
U
P
R
T
Y
TX
UDA
T
A
_2
TX
UDA
T
A
_6
TX
UDA
T
A
_1
1
TX
UDA
T
A
_1
5
GP
IO
_3
TM
S
TRS
T
NC
RE
F
A
V
D
RRING
RT
IP
TX
ON
CLK
V
DD
T
TXUA
DDR_1
TXUA
DDR_0
TXUDA
T
A
_0
T
X
UDA
T_3
TXUDA
T
A
_7
TXUDA
T
A
_12
GP
IO
_
0
DMO_0
TCK
TRING
TTIP
TX
A
V
D
RXA
V
DD
RX
AGND
JA
GN
D
JA
A
V
D
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16