參數(shù)資料
型號: S82451KX
廠商: INTEL CORP
元件分類: 微控制器/微處理器
英文描述: SPECIALTY MICROPROCESSOR CIRCUIT, PQFP144
封裝: QFP-144
文件頁數(shù): 5/180頁
文件大?。?/td> 1094K
代理商: S82451KX
第1頁第2頁第3頁第4頁當(dāng)前第5頁第6頁第7頁第8頁第9頁第10頁第11頁第12頁第13頁第14頁第15頁第16頁第17頁第18頁第19頁第20頁第21頁第22頁第23頁第24頁第25頁第26頁第27頁第28頁第29頁第30頁第31頁第32頁第33頁第34頁第35頁第36頁第37頁第38頁第39頁第40頁第41頁第42頁第43頁第44頁第45頁第46頁第47頁第48頁第49頁第50頁第51頁第52頁第53頁第54頁第55頁第56頁第57頁第58頁第59頁第60頁第61頁第62頁第63頁第64頁第65頁第66頁第67頁第68頁第69頁第70頁第71頁第72頁第73頁第74頁第75頁第76頁第77頁第78頁第79頁第80頁第81頁第82頁第83頁第84頁第85頁第86頁第87頁第88頁第89頁第90頁第91頁第92頁第93頁第94頁第95頁第96頁第97頁第98頁第99頁第100頁第101頁第102頁第103頁第104頁第105頁第106頁第107頁第108頁第109頁第110頁第111頁第112頁第113頁第114頁第115頁第116頁第117頁第118頁第119頁第120頁第121頁第122頁第123頁第124頁第125頁第126頁第127頁第128頁第129頁第130頁第131頁第132頁第133頁第134頁第135頁第136頁第137頁第138頁第139頁第140頁第141頁第142頁第143頁第144頁第145頁第146頁第147頁第148頁第149頁第150頁第151頁第152頁第153頁第154頁第155頁第156頁第157頁第158頁第159頁第160頁第161頁第162頁第163頁第164頁第165頁第166頁第167頁第168頁第169頁第170頁第171頁第172頁第173頁第174頁第175頁第176頁第177頁第178頁第179頁第180頁
94
PRELIMINARY
82453KX/GX, 82452KX/GX, 82451KX/GX (MC)
A
.
HITM#
I/O
GTL+
HIT MODIFIED. HITM# indicates that a caching agent holds a modified version of the
requested line and that this agent assumes responsibility for providing the line. Also,
driven in conjunction with HIT# to extend the snoop window.
REQ[4:0]#
I
GTL+
REQUEST. In the first cycle of a request these signals carry the request type. In the
second cycle they carry the data size and transfer length.
RP#
I
GTL+
REQUEST PARITY. RP# is even parity that covers REQ[4:0]# and ADS#. RP# is valid
on both cycles of the request.
RS[2:0]#
I/O
GTL+
RESPONSE. RS[2:0]# encode the response to a request.
RSP#
I/O
GTL+
RESPONSE PARITY. RSP# provides response parity for RS[2:0]#.
TRDY#
I/O
GTL+
TARGET READY. TRDY# is driven by the target of the data to indicate it is ready to
receive data.
Table 2. Memory Address/Control Interface Signals (DC)
Signal
Type
Description
CASA[3:0]#
CASB[3:0]#
O
CMOS
COLUMN ADDRESS STROBE (TWO COPIES). Indicates that the address on
MA[12:0] is the column address. There is one CAS# per logical row of memory. Two
copies are provided to support external loading.
CASA[7:0]#
CASB[7:0]#
MAA[12:0]
MAB[12:0]
O
CMOS
MEMORY ADDRESS (TWO COPIES). Multiplexed row and column memory
address. Two copies are provided to support external loading.
RASA[3:0]#
RASB[3:0]#
O
CMOS
ROW ADDRESS STROBE (TWO COPIES). Indicates that the address on MA[12:0]
is the row address. There is one RAS# per logical row of memory. Two copies are
provided to support external loading.
RASA[7:0]#
RASB[7:0]#
WE0#
WE1#
O
CMOS
WRITE ENABLE (TWO COPIES). Indicates that the current memory request is a
write. Two copies are provided to support external loading.
Table 3. DC/DP Interchip Signals (DC)
Signal
Type
Description
MEMCMD[7:0]#
I/O
CMOS
MEMORY SIDE COMMAND. These signals transfer command and configu-
ration information between the DC and DP.
MEMERR[1:0]#
I
CMOS
MEMORY ERROR. These signals transfer memory error information from the
DP to the DC.
Table 1. Host Bus Address/Control Interface Signals (DC) (Continued)
Signal
Type
Description
相關(guān)PDF資料
PDF描述
S83296SA 16-BIT, MROM, 40 MHz, MICROCONTROLLER, PQFP100
SB83296SA 16-BIT, MROM, 40 MHz, MICROCONTROLLER, PQFP100
S83C196MH 16-BIT, MROM, 16 MHz, MICROCONTROLLER, PQFP80
S83C51FB-BB44 8-BIT, MROM, 24 MHz, MICROCONTROLLER, PQFP44
S83C51FC-5B44 8-BIT, MROM, 16 MHz, MICROCONTROLLER, PQFP44
相關(guān)代理商/技術(shù)參數(shù)
參數(shù)描述
S82452KX 制造商:未知廠家 制造商全稱:未知廠家 功能描述:Data Path Controller
S82453KX 制造商:未知廠家 制造商全稱:未知廠家 功能描述:DRAM Controller
S82454KX 制造商:未知廠家 制造商全稱:未知廠家 功能描述:PCI Bus Interface/Controller
S8248P12NF 功能描述:ANTENNA 824-896MHZ 8DBI N FML RoHS:是 類別:RF/IF 和 RFID >> RF 天線 系列:* 標(biāo)準(zhǔn)包裝:1 系列:*
S82510 DIE 制造商:Intel 功能描述: