參數(shù)資料
型號(hào): S5933Q/7C
廠商: APPLIEDMICRO INC
元件分類: 總線控制器
英文描述: PCI BUS CONTROLLER, PQFP160
封裝: PLASTIC, QFP-160
文件頁數(shù): 99/327頁
文件大?。?/td> 1976K
代理商: S5933Q/7C
第1頁第2頁第3頁第4頁第5頁第6頁第7頁第8頁第9頁第10頁第11頁第12頁第13頁第14頁第15頁第16頁第17頁第18頁第19頁第20頁第21頁第22頁第23頁第24頁第25頁第26頁第27頁第28頁第29頁第30頁第31頁第32頁第33頁第34頁第35頁第36頁第37頁第38頁第39頁第40頁第41頁第42頁第43頁第44頁第45頁第46頁第47頁第48頁第49頁第50頁第51頁第52頁第53頁第54頁第55頁第56頁第57頁第58頁第59頁第60頁第61頁第62頁第63頁第64頁第65頁第66頁第67頁第68頁第69頁第70頁第71頁第72頁第73頁第74頁第75頁第76頁第77頁第78頁第79頁第80頁第81頁第82頁第83頁第84頁第85頁第86頁第87頁第88頁第89頁第90頁第91頁第92頁第93頁第94頁第95頁第96頁第97頁第98頁當(dāng)前第99頁第100頁第101頁第102頁第103頁第104頁第105頁第106頁第107頁第108頁第109頁第110頁第111頁第112頁第113頁第114頁第115頁第116頁第117頁第118頁第119頁第120頁第121頁第122頁第123頁第124頁第125頁第126頁第127頁第128頁第129頁第130頁第131頁第132頁第133頁第134頁第135頁第136頁第137頁第138頁第139頁第140頁第141頁第142頁第143頁第144頁第145頁第146頁第147頁第148頁第149頁第150頁第151頁第152頁第153頁第154頁第155頁第156頁第157頁第158頁第159頁第160頁第161頁第162頁第163頁第164頁第165頁第166頁第167頁第168頁第169頁第170頁第171頁第172頁第173頁第174頁第175頁第176頁第177頁第178頁第179頁第180頁第181頁第182頁第183頁第184頁第185頁第186頁第187頁第188頁第189頁第190頁第191頁第192頁第193頁第194頁第195頁第196頁第197頁第198頁第199頁第200頁第201頁第202頁第203頁第204頁第205頁第206頁第207頁第208頁第209頁第210頁第211頁第212頁第213頁第214頁第215頁第216頁第217頁第218頁第219頁第220頁第221頁第222頁第223頁第224頁第225頁第226頁第227頁第228頁第229頁第230頁第231頁第232頁第233頁第234頁第235頁第236頁第237頁第238頁第239頁第240頁第241頁第242頁第243頁第244頁第245頁第246頁第247頁第248頁第249頁第250頁第251頁第252頁第253頁第254頁第255頁第256頁第257頁第258頁第259頁第260頁第261頁第262頁第263頁第264頁第265頁第266頁第267頁第268頁第269頁第270頁第271頁第272頁第273頁第274頁第275頁第276頁第277頁第278頁第279頁第280頁第281頁第282頁第283頁第284頁第285頁第286頁第287頁第288頁第289頁第290頁第291頁第292頁第293頁第294頁第295頁第296頁第297頁第298頁第299頁第300頁第301頁第302頁第303頁第304頁第305頁第306頁第307頁第308頁第309頁第310頁第311頁第312頁第313頁第314頁第315頁第316頁第317頁第318頁第319頁第320頁第321頁第322頁第323頁第324頁第325頁第326頁第327頁
Applied Micro Circuits Corporation
6195 Lusk Blvd., San Diego, CA 92121 (619) 450-9333
12-19
PCI CONTROLLER
S5933
DEVICE SPECIFICATION
Figure 12-10. Pass-Thru Signals after a Target Requested Retry
BPCLK
STOP#
1
0h
Fh
2Ch
0h
PTATN#
PTBURST#
PTNUM[1:0]
PTWR
PTBE[3:0]#
SELECT#
ADR[6:2]
BE[3:0]#
RD#
DQ[31:0]
PTRDY#
Data
Internal byte lane steering may be used whether the
MODE input defines a 16-bit or 32-bit Add-On interface.
When a 16-bit Add-On interface is used, the ADR1 in-
put is used in conjunction with the byte enables to steer
data into the proper APTD register byte locations.
If MODE defines a 16-bit interface, only 16-bits of ad-
dress are driven when PTADR# is asserted. If more
than 16-bits of address are required, the Pass-Thru Ad-
dress Register (APTA) must be read with SELECT#,
RD#, byte enable and address inputs. Two consecutive
reads are required to latch all of the address information
(one with ADR1=0, one with ADR1=1).
Regardless of MODE, various data widths may be
used. For Pass-Thru writes (Add-On APTD reads),
Add-On logic must read the APTD register one byte
or one word at a time (depending on the Add-On bus
width). The internal data bus is steered to the correct
portion of APTD using the BE[3:0]# inputs. Table 12-1
shows the byte lane steering mechanism used by the
S5933. The BYTEn symbols indicate data bytes in
the Pass-Thru Data Register.
When a read is performed with a BEn# input as-
serted, the corresponding PTBEn# output is
deasserted. Add-On logic cycles through the byte en-
ables to read the entire APTD register. Once all data
is read (PTBE[3:0]# are deasserted), PTRDY# is as-
serted by the Add-On, completing the access.
For Pass-Thru reads (Add-On APTD writes), the bytes
requested by the PCI initiator are indicated by the
PTBE[3:0]# outputs. Add-On logic uses the PTBE[3:0]#
signals to determine which bytes must be written (and
which bytes have already been written). For example, a
3
2
1
0
DQ[31:24]
APTD Register Read Byte Lane Steering
Byte Enables
DQ[23:16]
DQ[15:8]
DQ[7:0]
x
0
BYTE3
BYTE2
BYTE1
BYTE0
x
0
1
BYTE3
BYTE2
BYTE1
x
0
1
BYTE3
BYTE2
BYTE3
BYTE2
0
1
BYTE3
Table 12-1. Byte Lane Steering for Pass-Thru Data
Register Read
PT-Bus Width
BYTE3
APTD Register Write Byte Lane Steering
Defined
BYTE2
BYTE1
BYTE0
32-Bit Data Bus DQ[31:24] DQ[23:16]
DQ[15:8]
DQ[7:0]
16-Bit Data Bus DQ[15:8]
DQ[7:0]
DQ[15:8]
DQ[7:0]
8-Bit Data Bus
DQ[7:0]
Table 12-2. Byte Lane Steering for Pass-Thru
Data Register Write
PCI initiator performs a byte Pass-Thru read from an 8-
bit Pass-Thru region with PCI BE2# asserted. On the
Add-On interface, PTBE2# is asserted, indicating that the
PCI initiator requires data in this byte. Once the Add-On
writes APTD, byte 2, PTBE2# is deasserted, and the
Add-On may assert PTRDY#, completing the cycle.
Table 12-2 shows how the external Add-On data bus is
steered to the Pass-Thru Data Register bytes. This
mechanism is determined by the Pass-Thru region bus
width defined during initialization (see Section 12.3).
The BYTEn symbols indicate data bytes in the Pass-
Thru Data Register. For example, an 8-bit Add-On write
with BE1# asserted results in the data on DQ[7:0] being
steered into BYTE1 of the APTD register.
相關(guān)PDF資料
PDF描述
S5933QE PCI BUS CONTROLLER, PQFP160
S6A0032 16 X 80 DOTS DOT MAT LCD DRVR AND DSPL CTLR, UUC138
S6A0069 16 X 40 DOTS DOT MAT LCD DRVR AND DSPL CTLR, UUC80
S6A0078 34 X 120 DOTS DOT MAT LCD DRVR AND DSPL CTLR, UUC183
S80296SA40 16-BIT, 40 MHz, MICROCONTROLLER, PQFP100
相關(guān)代理商/技術(shù)參數(shù)
參數(shù)描述
S5933QC 制造商:AMC 功能描述:IC
S5935 制造商:AMCC 制造商全稱:Applied Micro Circuits Corporation 功能描述:PCI Product
S5935_07 制造商:AMCC 制造商全稱:Applied Micro Circuits Corporation 功能描述:PCI Product
S59355QRC 制造商:AppliedMicro 功能描述:
S5935QF 制造商:AMCC 制造商全稱:Applied Micro Circuits Corporation 功能描述:PCI Product