參數(shù)資料
型號: MT9072
廠商: Mitel Networks Corporation
元件分類: 通信及網(wǎng)絡
英文描述: Ultraframer DS3/E3/DS2/E2/DS1/E1/DS0
中文描述: Ultraframer DS3/E3/DS2/E2/DS1/E1/DS0
文件頁數(shù): 213/269頁
文件大?。?/td> 778K
代理商: MT9072
第1頁第2頁第3頁第4頁第5頁第6頁第7頁第8頁第9頁第10頁第11頁第12頁第13頁第14頁第15頁第16頁第17頁第18頁第19頁第20頁第21頁第22頁第23頁第24頁第25頁第26頁第27頁第28頁第29頁第30頁第31頁第32頁第33頁第34頁第35頁第36頁第37頁第38頁第39頁第40頁第41頁第42頁第43頁第44頁第45頁第46頁第47頁第48頁第49頁第50頁第51頁第52頁第53頁第54頁第55頁第56頁第57頁第58頁第59頁第60頁第61頁第62頁第63頁第64頁第65頁第66頁第67頁第68頁第69頁第70頁第71頁第72頁第73頁第74頁第75頁第76頁第77頁第78頁第79頁第80頁第81頁第82頁第83頁第84頁第85頁第86頁第87頁第88頁第89頁第90頁第91頁第92頁第93頁第94頁第95頁第96頁第97頁第98頁第99頁第100頁第101頁第102頁第103頁第104頁第105頁第106頁第107頁第108頁第109頁第110頁第111頁第112頁第113頁第114頁第115頁第116頁第117頁第118頁第119頁第120頁第121頁第122頁第123頁第124頁第125頁第126頁第127頁第128頁第129頁第130頁第131頁第132頁第133頁第134頁第135頁第136頁第137頁第138頁第139頁第140頁第141頁第142頁第143頁第144頁第145頁第146頁第147頁第148頁第149頁第150頁第151頁第152頁第153頁第154頁第155頁第156頁第157頁第158頁第159頁第160頁第161頁第162頁第163頁第164頁第165頁第166頁第167頁第168頁第169頁第170頁第171頁第172頁第173頁第174頁第175頁第176頁第177頁第178頁第179頁第180頁第181頁第182頁第183頁第184頁第185頁第186頁第187頁第188頁第189頁第190頁第191頁第192頁第193頁第194頁第195頁第196頁第197頁第198頁第199頁第200頁第201頁第202頁第203頁第204頁第205頁第206頁第207頁第208頁第209頁第210頁第211頁第212頁當前第213頁第214頁第215頁第216頁第217頁第218頁第219頁第220頁第221頁第222頁第223頁第224頁第225頁第226頁第227頁第228頁第229頁第230頁第231頁第232頁第233頁第234頁第235頁第236頁第237頁第238頁第239頁第240頁第241頁第242頁第243頁第244頁第245頁第246頁第247頁第248頁第249頁第250頁第251頁第252頁第253頁第254頁第255頁第256頁第257頁第258頁第259頁第260頁第261頁第262頁第263頁第264頁第265頁第266頁第267頁第268頁第269頁
Advance Information
MT9072
213
Bit
Name
Functional Description
15-6
#
not used.
5
HRST
(0)
HDLC Reset.
When this bit is high, the HDLC and HDLC registers will be reset (HDLC
Control, HDLC Test Control, Address Recognition Byte). This is similar to RESET being
applied, the only difference being that this bit will not be reset. This bit can only be reset by
writing a zero to this location or applying RESET.
4
RTLOOP
(0)
Receive Transmit Loopback.
When this bit is high, receive to transmit HDLC loopback
will be activated. Receive data, including end of packet indication, but not including flags or
CRC, will be written to the TX FIFO as well as the RX FIFO. When the transmitter is
enabled, this data will be transmitted as though written by the microprocessor. Both good
and bad packets will be looped back. Receive to transmit loopback may also be
accomplished by reading the RX FIFO using the microprocessor and writing these bytes,
with appropriate tags, into the TX FIFO.
3
CRCTST
(0)
CRC Test.
This bit allows direct access to the CRC Comparison Register in the receiver
through the serial interface. After testing is enabled, serial data is clocked in until the data
aligns with the internal comparison (16 RXC clock cycles) and then the clock is stopped.
The expected pattern is F0B8 hex. Each bit of the CRC can be
corrupted to allow more efficient testing.
2
FTST
(0)
Fifo Test.
This bit allows the writing to the RX FIFO and reading of the TX FIFO through
the microprocessor to allow more efficient testing of the FIFO status/interrupt functionality.
This is done by making a TX FIFO write become a RX FIFO write and a RX FIFO read
become a TX FIFO read. In addition, EOP/FA and RQ8/RQ9 are re-defined to be
accessible (i.e. RX write causes EOP/FA to go to RX fifo input; TX read looks at output of
TX fifo through RQ8/RQ9 bits).
1
ADTST
(0)
Address Recognition Test.
This bit allows direct access to the Address Recognition
Registers in the receiver through the serial interface to allow more efficient testing. After
address testing is enabled, serial data is clocked in until the data aligns with the internal
address comparison (16 RXc clock cycles) and then clock is stopped. Then the VADDR bit
in Y1C can be checked.
0
HLOOP
(0)
HDLC Loopback.
When high, transmit to receive HDLC loopback will be activated. The
packetized transmit data will be looped back to the receive input. RXEN and TXEN bits
must also be enabled.
Table 195 - HDLC Test Control(YF3) (E1)
Bit
Name
Functional Description
15-8
#
not used.
7 - 0
BIT7-0
(00000000)
This eight bit word is tagged with the two status bits from control register 1 (EOP and
FA), and the resulting 10 bit word is written to the TX FIFO. The FIFO status is not
changed immediately after a write or read occurs. It is updated after the data has
settled and the transfer to the last available position has finished. Note that when the
HDLC is connected to a T1 channel, the least significant bit in the FIFO is sent first.
Table 196 - TX Fifo Write Register(YF5) (E1)
相關PDF資料
PDF描述
MT90820 Large Digital Switch(大數(shù)字開關)
MT90823 3V Large Digital Switch(3V 大數(shù)字開關)
MT90826 Quad Digital Switch(四數(shù)字開關)
MT90840 Distributed Hyperchannel Switch(分布式超級通道開關)
MT90863AL1 3V Rate Conversion Digital Switch
相關代理商/技術參數(shù)
參數(shù)描述
MT9072AB 制造商:ZARLINK 制造商全稱:Zarlink Semiconductor Inc 功能描述:Octal T1/E1/J1 Framer
MT9072AV 制造商:Microsemi Corporation 功能描述:FRAMER E1/J1/T1 3.3V 256BGA - Trays 制造商:Zarlink Semiconductor Inc 功能描述:FRAMER E1/J1/T1 3.3V 256BGA - Trays
MT9072AV2 制造商:Microsemi Corporation 功能描述:FRAMER E1/J1/T1 3.3V 220BGA - Trays 制造商:Zarlink Semiconductor Inc 功能描述:FRAMER E1/J1/T1 3.3V 220BGA - Trays
MT90732 制造商:MITEL 制造商全稱:Mitel Networks Corporation 功能描述:CMOS E2/E3 Framer (E2/E3F)
MT90732AP 制造商:MITEL 制造商全稱:Mitel Networks Corporation 功能描述:CMOS E2/E3 Framer (E2/E3F)