參數(shù)資料
型號(hào): MT9072
廠商: Mitel Networks Corporation
元件分類: 通信及網(wǎng)絡(luò)
英文描述: Ultraframer DS3/E3/DS2/E2/DS1/E1/DS0
中文描述: Ultraframer DS3/E3/DS2/E2/DS1/E1/DS0
文件頁數(shù): 170/269頁
文件大?。?/td> 778K
代理商: MT9072
第1頁第2頁第3頁第4頁第5頁第6頁第7頁第8頁第9頁第10頁第11頁第12頁第13頁第14頁第15頁第16頁第17頁第18頁第19頁第20頁第21頁第22頁第23頁第24頁第25頁第26頁第27頁第28頁第29頁第30頁第31頁第32頁第33頁第34頁第35頁第36頁第37頁第38頁第39頁第40頁第41頁第42頁第43頁第44頁第45頁第46頁第47頁第48頁第49頁第50頁第51頁第52頁第53頁第54頁第55頁第56頁第57頁第58頁第59頁第60頁第61頁第62頁第63頁第64頁第65頁第66頁第67頁第68頁第69頁第70頁第71頁第72頁第73頁第74頁第75頁第76頁第77頁第78頁第79頁第80頁第81頁第82頁第83頁第84頁第85頁第86頁第87頁第88頁第89頁第90頁第91頁第92頁第93頁第94頁第95頁第96頁第97頁第98頁第99頁第100頁第101頁第102頁第103頁第104頁第105頁第106頁第107頁第108頁第109頁第110頁第111頁第112頁第113頁第114頁第115頁第116頁第117頁第118頁第119頁第120頁第121頁第122頁第123頁第124頁第125頁第126頁第127頁第128頁第129頁第130頁第131頁第132頁第133頁第134頁第135頁第136頁第137頁第138頁第139頁第140頁第141頁第142頁第143頁第144頁第145頁第146頁第147頁第148頁第149頁第150頁第151頁第152頁第153頁第154頁第155頁第156頁第157頁第158頁第159頁第160頁第161頁第162頁第163頁第164頁第165頁第166頁第167頁第168頁第169頁當(dāng)前第170頁第171頁第172頁第173頁第174頁第175頁第176頁第177頁第178頁第179頁第180頁第181頁第182頁第183頁第184頁第185頁第186頁第187頁第188頁第189頁第190頁第191頁第192頁第193頁第194頁第195頁第196頁第197頁第198頁第199頁第200頁第201頁第202頁第203頁第204頁第205頁第206頁第207頁第208頁第209頁第210頁第211頁第212頁第213頁第214頁第215頁第216頁第217頁第218頁第219頁第220頁第221頁第222頁第223頁第224頁第225頁第226頁第227頁第228頁第229頁第230頁第231頁第232頁第233頁第234頁第235頁第236頁第237頁第238頁第239頁第240頁第241頁第242頁第243頁第244頁第245頁第246頁第247頁第248頁第249頁第250頁第251頁第252頁第253頁第254頁第255頁第256頁第257頁第258頁第259頁第260頁第261頁第262頁第263頁第264頁第265頁第266頁第267頁第268頁第269頁
MT9072
Advance Information
170
6
TIU1
(1)
Transmit International Use One.
This bit is transmitted on the PCM 30 2048kb/s link in bit
position one of timeslot 0 of all the Non-Frame Alignment Signal (NFAS) frames when CRC-4
operation is disabled (CSYN=1 of register address Y00). The TIU1 bit is reserved for international
use and should normally be kept at one. If CRC-4 operation is enabled (CSYN=0), this bit is
ignored.
5
CSYN
(0)
CRC-4 Synchronization.
The CSYN bit in combination with AUTC determines the enabling or
disabling of the CRC functions for timeslot 0. If one and AUTC (register address Y00) is one the
first bits of time-slot 0 for the transmitter are used as international use bits and are programmed by
the TIU0 and TIU1bits (register address Y00). If AUTC is a zero, the CRC-4 calculated bits are
inserted in the FAS frames as shown in Table 12. Also if AUTC is a one, the CSYN has to be low for
the CRC-4 bits to be inserted in the FAS frames. The transmit transparent bit overides the function
of this bit for the transmitter. On the receiver side, if AUTC is 1 and CSYN is 0 then more than 914
CRC errors in 1 second will cause a resynchronization and search for a basic frame
synchronization. If AUTC is a 1 and CSYN is 1 than CRC errors are ignored. If AUTC is a zero
than more than 914 CRC errors in 1 second will result in basic frame reframe.
4
REFRM
(0)
Reframe.
A one-to-zero transition of this bit results in the execution of the reframing function (the
search for a new basic frame position). The basic frame alignment pattern is x0011011 in timeslot
0 of alternate frames.
3
AUTC
(0)
Automatic CRC-interworking.
If zero, automatic CRC-interworking is activated. If one, it is
deactivated. See Framing Algorithm section, Table 13 for details.
2
CRCM
(0)
CRC-4 Modification.
If one, the transmit CRC-4 remainder is modified when the device is in
transmit transparent mode (TxTRS=1 of register address Y03) in accordance with the local
datalink. The received CRC-4 remainder from the originating node is modified to reflect only the
changes in the local transmit DataLink. If zero, time-slot 0 data from DSTi will not be modified in
transmit transparent mode. This feature can used for intermediate nodes where 2 end nodes are
commmunicating for framing/signalling and 2 intermediate nodes are sending datalink information
in accordance with appendix C of G.706.
1
AUTY
(0)
Automatic Y-Bit Operation.
This bit determines the source for the Remote Multiframe Alarm
Indication bit (the Y bit) of the transmit PCM30 signal (time-slot 16 bit 6 of every frame 0 of the CAS
multiframe). If zero, the source for the Y bit is the Y bit of the Receive Alignment Signals Status
Register (address Y12), and consequently, will change automatically. That is, Y=0 when multiframe
alignment has been acquired (Y=0 of status register), and Y=1 when multiframe alignment has not
been acquired (Y=1 of status register).
If the AUTY bit is set to one, the Y bit is controlled through the Y bit of the CAS Control and Data
Register (address Y05).
0
MFRF
(0)
Multiframe Reframe.
If one, for at least one frame, and then cleared, the selected framer (Y) will
initiate a search for a new signalling multiframe position. Reframing function is activated on the
one-to-zero transition of the MFRF bit.
The signalling multiframe algorithm will align to the first multiframe alignment signal pattern (MFAS
= 0000) it receives in the most significant nibble of channel 16 (status register address Y10 bit
MSYNC is zero). Signalling multiframing will be lost when two consecutive multiframes are
received in error.
Bit
Name
Functional Description
Table 146 - Alarm and Framing Control Register Y00 (R/W Address Y00) (E1)
相關(guān)PDF資料
PDF描述
MT90820 Large Digital Switch(大數(shù)字開關(guān))
MT90823 3V Large Digital Switch(3V 大數(shù)字開關(guān))
MT90826 Quad Digital Switch(四數(shù)字開關(guān))
MT90840 Distributed Hyperchannel Switch(分布式超級(jí)通道開關(guān))
MT90863AL1 3V Rate Conversion Digital Switch
相關(guān)代理商/技術(shù)參數(shù)
參數(shù)描述
MT9072AB 制造商:ZARLINK 制造商全稱:Zarlink Semiconductor Inc 功能描述:Octal T1/E1/J1 Framer
MT9072AV 制造商:Microsemi Corporation 功能描述:FRAMER E1/J1/T1 3.3V 256BGA - Trays 制造商:Zarlink Semiconductor Inc 功能描述:FRAMER E1/J1/T1 3.3V 256BGA - Trays
MT9072AV2 制造商:Microsemi Corporation 功能描述:FRAMER E1/J1/T1 3.3V 220BGA - Trays 制造商:Zarlink Semiconductor Inc 功能描述:FRAMER E1/J1/T1 3.3V 220BGA - Trays
MT90732 制造商:MITEL 制造商全稱:Mitel Networks Corporation 功能描述:CMOS E2/E3 Framer (E2/E3F)
MT90732AP 制造商:MITEL 制造商全稱:Mitel Networks Corporation 功能描述:CMOS E2/E3 Framer (E2/E3F)