參數(shù)資料
型號: MT9072
廠商: Mitel Networks Corporation
元件分類: 通信及網(wǎng)絡(luò)
英文描述: Ultraframer DS3/E3/DS2/E2/DS1/E1/DS0
中文描述: Ultraframer DS3/E3/DS2/E2/DS1/E1/DS0
文件頁數(shù): 173/269頁
文件大小: 778K
代理商: MT9072
第1頁第2頁第3頁第4頁第5頁第6頁第7頁第8頁第9頁第10頁第11頁第12頁第13頁第14頁第15頁第16頁第17頁第18頁第19頁第20頁第21頁第22頁第23頁第24頁第25頁第26頁第27頁第28頁第29頁第30頁第31頁第32頁第33頁第34頁第35頁第36頁第37頁第38頁第39頁第40頁第41頁第42頁第43頁第44頁第45頁第46頁第47頁第48頁第49頁第50頁第51頁第52頁第53頁第54頁第55頁第56頁第57頁第58頁第59頁第60頁第61頁第62頁第63頁第64頁第65頁第66頁第67頁第68頁第69頁第70頁第71頁第72頁第73頁第74頁第75頁第76頁第77頁第78頁第79頁第80頁第81頁第82頁第83頁第84頁第85頁第86頁第87頁第88頁第89頁第90頁第91頁第92頁第93頁第94頁第95頁第96頁第97頁第98頁第99頁第100頁第101頁第102頁第103頁第104頁第105頁第106頁第107頁第108頁第109頁第110頁第111頁第112頁第113頁第114頁第115頁第116頁第117頁第118頁第119頁第120頁第121頁第122頁第123頁第124頁第125頁第126頁第127頁第128頁第129頁第130頁第131頁第132頁第133頁第134頁第135頁第136頁第137頁第138頁第139頁第140頁第141頁第142頁第143頁第144頁第145頁第146頁第147頁第148頁第149頁第150頁第151頁第152頁第153頁第154頁第155頁第156頁第157頁第158頁第159頁第160頁第161頁第162頁第163頁第164頁第165頁第166頁第167頁第168頁第169頁第170頁第171頁第172頁當(dāng)前第173頁第174頁第175頁第176頁第177頁第178頁第179頁第180頁第181頁第182頁第183頁第184頁第185頁第186頁第187頁第188頁第189頁第190頁第191頁第192頁第193頁第194頁第195頁第196頁第197頁第198頁第199頁第200頁第201頁第202頁第203頁第204頁第205頁第206頁第207頁第208頁第209頁第210頁第211頁第212頁第213頁第214頁第215頁第216頁第217頁第218頁第219頁第220頁第221頁第222頁第223頁第224頁第225頁第226頁第227頁第228頁第229頁第230頁第231頁第232頁第233頁第234頁第235頁第236頁第237頁第238頁第239頁第240頁第241頁第242頁第243頁第244頁第245頁第246頁第247頁第248頁第249頁第250頁第251頁第252頁第253頁第254頁第255頁第256頁第257頁第258頁第259頁第260頁第261頁第262頁第263頁第264頁第265頁第266頁第267頁第268頁第269頁
Advance Information
MT9072
173
0
MFSEL
(0)
Multiframe Select.
This bit determines which receive multiframe signal (CRC-4 or signaling) the
frame pulse at the RxMF pin is aligned with. If zero, the frame pulse at the RxMF pin is aligned with
the receive channel associated signaling (CAS) multiframe; if one, the receive CRC-4 multiframe.
See Figures 55 & 58.
Bit
Name
Functional Description
15-7
#
not used.
6
ELAS
(0)
Elastic Buffer Enable.
When this bit is set to one, the data at DSTo is a 2.048Mb/s serial output
stream which contains all 32 timeslots of the received PCM30 link data after HDB3 decoding.
This data does not pass through the elastic buffer and is clocked out with the falling edge of
EXCLi. The data at the DSTo pin is identical to the data at the RXDL pin. When this bit is set to
zero, the elastic buffer is enabled, and DSTo operates synchronously with the clock at the CKi
pin.
Note that only RXDLC or the EXCL can be used to clock DSTo data and DSTo data has no
relationship to CKi when ELAS is1.
5
ACCLR
(0)
Automatic Counter Clear.
When this bit is set to one, all non-latched status counters (address
Y15 to Y1A) are cleared automatically by the one second timer bit ONESEC (address Y11)
immediately following the counter latch operation (address Y25 to Y2B). If zero, all non-latched
status counters operate normally.
4
RxTRS
(0)
Receive Transparent Mode.
If one, the framing function is disabled on the receive side. Data
coming from the receive line passes through the slip buffer and drives DSTo with an arbitrary
alignment. When zero, the receive framing function operates normally.
3
TxTRS
(0)
Transmit Transparent Mode.
If one, the MT9072 is in transmit transparent mode where no
framing or signaling is imposed on data transmitted from DSTi onto the PCM30 line. In other
words, timeslot 0 and timeslot 16 data on the transmit PCM30 link is sourced from the DSTi
input. If zero, the MT9072 is in termination mode.
2
CSIG
(0)
CCS and CAS signaling.
If one, the MT9072 is in Common Channel signaling (CCS) mode. If
zero, the MT9072 is in Channel Associated signaling (CAS) mode.
1
CNCLR
(0)
Counter Clear.
When this bit is changed from zero to one, all non-latched status counters
(address Y15 to Y1A) are cleared. If zero, all non-latched status counters operate normally.
0
RST
(0)
Reset
. When this bit is changed from zero to one, the selected framer (Y) will reset to its default
mode. See the Reset Operation section for the default settings.
Table 149 - DL, CCS, CAS and Other Control Register (R/W Address Y03) (E1)
Bit
Name
Functional Description
15-2
#
not used.
1-0
SIP1-0
Signaling Interrupt Period
. These 2 bits determine the signaling Interrupt period due to the
Receive signaling changes. This 2 bits determine the duration of the signaling interrupt bit
CASRI(Y36).
00 2 msec Period
01 8 msec Period
10 16 msec Period
Table 150 - Signaling Period Interrupt Word (R/W Address Y04) (E1)
Bit
Name
Functional Description
Table 148 - Interrupts and I/O Control Register (R/W Address Y02) (E1)
相關(guān)PDF資料
PDF描述
MT90820 Large Digital Switch(大數(shù)字開關(guān))
MT90823 3V Large Digital Switch(3V 大數(shù)字開關(guān))
MT90826 Quad Digital Switch(四數(shù)字開關(guān))
MT90840 Distributed Hyperchannel Switch(分布式超級通道開關(guān))
MT90863AL1 3V Rate Conversion Digital Switch
相關(guān)代理商/技術(shù)參數(shù)
參數(shù)描述
MT9072AB 制造商:ZARLINK 制造商全稱:Zarlink Semiconductor Inc 功能描述:Octal T1/E1/J1 Framer
MT9072AV 制造商:Microsemi Corporation 功能描述:FRAMER E1/J1/T1 3.3V 256BGA - Trays 制造商:Zarlink Semiconductor Inc 功能描述:FRAMER E1/J1/T1 3.3V 256BGA - Trays
MT9072AV2 制造商:Microsemi Corporation 功能描述:FRAMER E1/J1/T1 3.3V 220BGA - Trays 制造商:Zarlink Semiconductor Inc 功能描述:FRAMER E1/J1/T1 3.3V 220BGA - Trays
MT90732 制造商:MITEL 制造商全稱:Mitel Networks Corporation 功能描述:CMOS E2/E3 Framer (E2/E3F)
MT90732AP 制造商:MITEL 制造商全稱:Mitel Networks Corporation 功能描述:CMOS E2/E3 Framer (E2/E3F)