參數(shù)資料
型號: S1C17705B00E100
元件分類: 微控制器/微處理器
英文描述: 16-BIT, FLASH, 8.2 MHz, RISC MICROCONTROLLER, BGA240
封裝: 10 X 10 MM, 0.50 MM PITCH, BGA-240
文件頁數(shù): 70/318頁
文件大?。?/td> 2516K
代理商: S1C17705B00E100
第1頁第2頁第3頁第4頁第5頁第6頁第7頁第8頁第9頁第10頁第11頁第12頁第13頁第14頁第15頁第16頁第17頁第18頁第19頁第20頁第21頁第22頁第23頁第24頁第25頁第26頁第27頁第28頁第29頁第30頁第31頁第32頁第33頁第34頁第35頁第36頁第37頁第38頁第39頁第40頁第41頁第42頁第43頁第44頁第45頁第46頁第47頁第48頁第49頁第50頁第51頁第52頁第53頁第54頁第55頁第56頁第57頁第58頁第59頁第60頁第61頁第62頁第63頁第64頁第65頁第66頁第67頁第68頁第69頁當(dāng)前第70頁第71頁第72頁第73頁第74頁第75頁第76頁第77頁第78頁第79頁第80頁第81頁第82頁第83頁第84頁第85頁第86頁第87頁第88頁第89頁第90頁第91頁第92頁第93頁第94頁第95頁第96頁第97頁第98頁第99頁第100頁第101頁第102頁第103頁第104頁第105頁第106頁第107頁第108頁第109頁第110頁第111頁第112頁第113頁第114頁第115頁第116頁第117頁第118頁第119頁第120頁第121頁第122頁第123頁第124頁第125頁第126頁第127頁第128頁第129頁第130頁第131頁第132頁第133頁第134頁第135頁第136頁第137頁第138頁第139頁第140頁第141頁第142頁第143頁第144頁第145頁第146頁第147頁第148頁第149頁第150頁第151頁第152頁第153頁第154頁第155頁第156頁第157頁第158頁第159頁第160頁第161頁第162頁第163頁第164頁第165頁第166頁第167頁第168頁第169頁第170頁第171頁第172頁第173頁第174頁第175頁第176頁第177頁第178頁第179頁第180頁第181頁第182頁第183頁第184頁第185頁第186頁第187頁第188頁第189頁第190頁第191頁第192頁第193頁第194頁第195頁第196頁第197頁第198頁第199頁第200頁第201頁第202頁第203頁第204頁第205頁第206頁第207頁第208頁第209頁第210頁第211頁第212頁第213頁第214頁第215頁第216頁第217頁第218頁第219頁第220頁第221頁第222頁第223頁第224頁第225頁第226頁第227頁第228頁第229頁第230頁第231頁第232頁第233頁第234頁第235頁第236頁第237頁第238頁第239頁第240頁第241頁第242頁第243頁第244頁第245頁第246頁第247頁第248頁第249頁第250頁第251頁第252頁第253頁第254頁第255頁第256頁第257頁第258頁第259頁第260頁第261頁第262頁第263頁第264頁第265頁第266頁第267頁第268頁第269頁第270頁第271頁第272頁第273頁第274頁第275頁第276頁第277頁第278頁第279頁第280頁第281頁第282頁第283頁第284頁第285頁第286頁第287頁第288頁第289頁第290頁第291頁第292頁第293頁第294頁第295頁第296頁第297頁第298頁第299頁第300頁第301頁第302頁第303頁第304頁第305頁第306頁第307頁第308頁第309頁第310頁第311頁第312頁第313頁第314頁第315頁第316頁第317頁第318頁
16 I2C MASTER (I2CM)
16-4
Seiko Epson Corporation
S1C17705 TECHNICAL MANUAL
Data reception control
The procedure for receiving data is described below. When receiving data, the slave address must be sent with
the transfer direction bit set to 1.
To receive data, set RXE/I2CM_DAT register to 1 for receiving 1 byte. When TXE/I2CM_DAT register is set
to 1 for sending the slave address, RXE can also be set to 1 at the same time. If both TXE and RXE are set to 1,
TXE takes priority.
When RXE is set to 1, allowing receiving to start, the I2CM module starts outputting the clock from the SCL0
pin with the SDA line at high impedance. The data is loaded to the shift register in sequence at the clock rising
edge, with the MSB leading.
RXE is reset to 0 when D6 is loaded.
The received data is loaded to RTDT[7:0] once the 8-bit data has been received in the shift register.
The I2CM module includes two status bits for receive control: RBRDY/I2CM_DAT register and RBUSY/
I2CM_CTL register.
The RBRDY flag indicates the received data status. This flag becomes 1 when the data received in the shift regis-
ter is loaded to RTDT[7:0] and reverts to 0 when the received data is read out from RTDT[7:0]. Interrupts can also
be generated once the flag value becomes 1.
The RBUSY flag indicates the receiving operation status. This flag is 1 when receiving starts and reverts to 0 when
the data is received. Inspect the flag to determine whether the I2CM module is currently receiving or in standby.
To wait for reception using polling, follow the procedures given below using the RBUSY flag. Interrupts to the
CPU are disabled because polling accurately determines the two state transitions 3 and 4.
1. Disable interrupts to the CPU using the di instruction.
2. Write 1 to RXE to prepare for receiving.
3. Wait for RBUSY to become 1 (reception start).
4. Wait for RBUSY to become 0 (reception end).
5. Read out RTDT (received data).
6. Enables interrupts to the CPU using the ei instruction.
The I2CM module outputs 9 clocks with each data reception. In the 9th clock cycle, an ACK or NAK is sent to
the slave via the SDA0 pin. The bit state sent can be set in RTACK/I2CM_DAT register. To send ACK, set RT-
ACK to 0. To send NAK, set RTACK to 1.
End of data transfers (Generating stop condition)
To end data transfers after all data has been transferred, the I2C master (this module) must generate a stop con-
dition. The stop condition applies when the SCL line is maintained at High and the SDA line is pulled up from
Low to High.
SDA0 (output)
SCL0 (output)
Stop condition
5.4 Stop Condition
Figure 16.
The stop condition is generated by setting STP/I2CM_CTL register to 1.
When STP is set to 1, the I2CM module pulls up the I2C bus SDA line from Low to High with the SCL line
maintained at High to generates a stop condition. The I2C bus subsequently switches to free state.
Stop condition generation can be reserved. To reserve the stop condition, check that I2CM is operating (TBUSY
= 1 or RBUSY = 1), and then set STP to 1. The stop condition is generated as soon as data transfer (including
ACK transfer) ends. STP is reset to 0 when the stop condition is generated.
Continuing data transfer (Generating Repeated start condition)
To make it possible to continue with a different data transfer after data transfer completion, the I2C master (this
module) can generate a repeated start condition.
相關(guān)PDF資料
PDF描述
S1C33205D00E100 MICROCONTROLLER, UUC158
S1C33205F00A200 32-BIT, 50 MHz, RISC MICROCONTROLLER, PQFP128
S1C33209F01E 32-BIT, 60 MHz, RISC MICROCONTROLLER, PQFP128
S1C33221F00A 32-BIT, MROM, 60 MHz, RISC MICROCONTROLLER, PQFP128
S1C33222F01E 32-BIT, MROM, 60 MHz, RISC MICROCONTROLLER, PQFP128
相關(guān)代理商/技術(shù)參數(shù)
參數(shù)描述
S1C17705F101100 功能描述:16位微控制器 - MCU 16-bit 512KB Flash LCD 128x32 RoHS:否 制造商:Texas Instruments 核心:RISC 處理器系列:MSP430FR572x 數(shù)據(jù)總線寬度:16 bit 最大時鐘頻率:24 MHz 程序存儲器大小:8 KB 數(shù)據(jù) RAM 大小:1 KB 片上 ADC:Yes 工作電源電壓:2 V to 3.6 V 工作溫度范圍:- 40 C to + 85 C 封裝 / 箱體:VQFN-40 安裝風(fēng)格:SMD/SMT
S1C17706 制造商:EPSON 制造商全稱:EPSON 功能描述:Low Power 16-bit Single Chip Microcontroller
S1C17711 制造商:EPSON 制造商全稱:EPSON 功能描述:Low Power 16-bit Single Chip Microcontroller
S1C17801 制造商:EPSON 制造商全稱:EPSON 功能描述:CMOS 16-bit Application Specific Controller
S1C17801B 制造商:EPSON 制造商全稱:EPSON 功能描述:CMOS 16-bit Application Specific Controller