參數(shù)資料
型號: S1C17705B00E100
元件分類: 微控制器/微處理器
英文描述: 16-BIT, FLASH, 8.2 MHz, RISC MICROCONTROLLER, BGA240
封裝: 10 X 10 MM, 0.50 MM PITCH, BGA-240
文件頁數(shù): 208/318頁
文件大?。?/td> 2516K
代理商: S1C17705B00E100
第1頁第2頁第3頁第4頁第5頁第6頁第7頁第8頁第9頁第10頁第11頁第12頁第13頁第14頁第15頁第16頁第17頁第18頁第19頁第20頁第21頁第22頁第23頁第24頁第25頁第26頁第27頁第28頁第29頁第30頁第31頁第32頁第33頁第34頁第35頁第36頁第37頁第38頁第39頁第40頁第41頁第42頁第43頁第44頁第45頁第46頁第47頁第48頁第49頁第50頁第51頁第52頁第53頁第54頁第55頁第56頁第57頁第58頁第59頁第60頁第61頁第62頁第63頁第64頁第65頁第66頁第67頁第68頁第69頁第70頁第71頁第72頁第73頁第74頁第75頁第76頁第77頁第78頁第79頁第80頁第81頁第82頁第83頁第84頁第85頁第86頁第87頁第88頁第89頁第90頁第91頁第92頁第93頁第94頁第95頁第96頁第97頁第98頁第99頁第100頁第101頁第102頁第103頁第104頁第105頁第106頁第107頁第108頁第109頁第110頁第111頁第112頁第113頁第114頁第115頁第116頁第117頁第118頁第119頁第120頁第121頁第122頁第123頁第124頁第125頁第126頁第127頁第128頁第129頁第130頁第131頁第132頁第133頁第134頁第135頁第136頁第137頁第138頁第139頁第140頁第141頁第142頁第143頁第144頁第145頁第146頁第147頁第148頁第149頁第150頁第151頁第152頁第153頁第154頁第155頁第156頁第157頁第158頁第159頁第160頁第161頁第162頁第163頁第164頁第165頁第166頁第167頁第168頁第169頁第170頁第171頁第172頁第173頁第174頁第175頁第176頁第177頁第178頁第179頁第180頁第181頁第182頁第183頁第184頁第185頁第186頁第187頁第188頁第189頁第190頁第191頁第192頁第193頁第194頁第195頁第196頁第197頁第198頁第199頁第200頁第201頁第202頁第203頁第204頁第205頁第206頁第207頁當(dāng)前第208頁第209頁第210頁第211頁第212頁第213頁第214頁第215頁第216頁第217頁第218頁第219頁第220頁第221頁第222頁第223頁第224頁第225頁第226頁第227頁第228頁第229頁第230頁第231頁第232頁第233頁第234頁第235頁第236頁第237頁第238頁第239頁第240頁第241頁第242頁第243頁第244頁第245頁第246頁第247頁第248頁第249頁第250頁第251頁第252頁第253頁第254頁第255頁第256頁第257頁第258頁第259頁第260頁第261頁第262頁第263頁第264頁第265頁第266頁第267頁第268頁第269頁第270頁第271頁第272頁第273頁第274頁第275頁第276頁第277頁第278頁第279頁第280頁第281頁第282頁第283頁第284頁第285頁第286頁第287頁第288頁第289頁第290頁第291頁第292頁第293頁第294頁第295頁第296頁第297頁第298頁第299頁第300頁第301頁第302頁第303頁第304頁第305頁第306頁第307頁第308頁第309頁第310頁第311頁第312頁第313頁第314頁第315頁第316頁第317頁第318頁
APPENDIX A LIST OF I/O REGISTERS
S1C17705 TECHNICAL MANUAL
Seiko Epson Corporation
AP-A-11
Register name Address
Bit
Name
Function
Setting
Init. R/W
Remarks
SPI Ch.0
Transmit Data
Register
(SPI_TXD0)
0x4322
(16 bits)
D15–8 –
reserved
0 when being read.
D7–0 SPTDB[7:0] SPI transmit data buffer
SPTDB7 = MSB
SPTDB0 = LSB
0x0 to 0xff
0x0 R/W
SPI Ch.0
Receive Data
Register
(SPI_RXD0)
0x4324
(16 bits)
D15–8 –
reserved
0 when being read.
D7–0 SPRDB[7:0] SPI receive data buffer
SPRDB7 = MSB
SPRDB0 = LSB
0x0 to 0xff
0x0
R
SPI Ch.0
Control Register
(SPI_CTL0)
0x4326
(16 bits)
D15–10 –
reserved
0 when being read.
D9
MCLK
SPI clock source select
1 T16 Ch.2
0 PCLK/4
0
R/W
D8
MLSB
LSB/MSB first mode select
1 LSB
0 MSB
0
R/W
D7–6 –
reserved
0 when being read.
D5
SPRIE
Receive data buffer full int. enable 1 Enable
0 Disable
0
R/W
D4
SPTIE
Transmit data buffer empty int. enable 1 Enable
0 Disable
0
R/W
D3
CPHA
Clock phase select
1 Data out
0 Data in
0
R/W These bits must be
set before setting
SPEN to 1.
D2
CPOL
Clock polarity select
1 Active L
0 Active H
0
R/W
D1
MSSL
Master/slave mode select
1 Master
0 Slave
0
R/W
D0
SPEN
SPI enable
1 Enable
0 Disable
0
R/W
0x4340–0x4346
I2C Master
Register name Address
Bit
Name
Function
Setting
Init. R/W
Remarks
I2C Master
Enable Register
(I2CM_EN)
0x4340
(16 bits)
D15–1 –
reserved
0 when being read.
D0
I2CMEN
I2C master enable
1 Enable
0 Disable
0
R/W
I2C Master
Control Register
(I2CM_CTL)
0x4342
(16 bits)
D15–10 –
reserved
0 when being read.
D9
RBUSY
Receive busy flag
1 Busy
0 Idle
0
R
D8
TBUSY
Transmit busy flag
1 Busy
0 Idle
0
R
D7–5 –
reserved
0 when being read.
D4
NSERM
Noise remove on/off
1 On
0 Off
0
R/W
D3–2 –
reserved
0 when being read.
D1
STP
Stop control
1 Stop
0 Ignored
0
R/W
D0
STRT
Start control
1 Start
0 Ignored
0
R/W
I2C Master
Data Register
(I2CM_DAT)
0x4344
(16 bits)
D15–12 –
reserved
0 when being read.
D11
RBRDY
Receive buffer ready flag
1 Ready
0 Empty
0
R
D10
RXE
Receive execution
1 Receive
0 Ignored
0
R/W
D9
TXE
Transmit execution
1 Transmit
0 Ignored
0
R/W
D8
RTACK
Receive/transmit ACK
1 Error
0 ACK
0
R/W
D7–0 RTDT[7:0]
Receive/transmit data
RTDT7 = MSB
RTDT0 = LSB
0x0 to 0xff
0x0 R/W
I2C Master
Interrupt
Control Register
(I2CM_ICTL)
0x4346
(16 bits)
D15–2 –
reserved
0 when being read.
D1
RINTE
Receive interrupt enable
1 Enable
0 Disable
0
R/W
D0
TINTE
Transmit interrupt enable
1 Enable
0 Disable
0
R/W
0x4360–0x436c
I2C Slave
Register name Address
Bit
Name
Function
Setting
Init. R/W
Remarks
I2C Slave
Transmit Data
Register
(I2CS_TRNS)
0x4360
(16 bits)
D15–8 –
reserved
0 when being read.
D7–0 SDATA[7:0] I2C slave transmit data
0–0xff
0x0 R/W
I2C Slave
Receive Data
Register
(I2CS_RECV)
0x4362
(16 bits)
D15–8 –
reserved
0 when being read.
D7–0 RDATA[7:0] I2C slave receive data
0–0xff
0x0
R
I2C Slave
Address Setup
Register
(I2CS_SADRS)
0x4364
(16 bits)
D15–7 –
reserved
0 when being read.
D6–0 SADRS[6:0] I2C slave address
0–0x7f
0x0 R/W
I2C Slave
Control Register
(I2CS_CTL)
0x4366
(16 bits)
D15–9 –
reserved
0 when being read.
D8
TBUF_CLR I2CS_TRNS register clear
1 Clear state 0 Normal
0
R/W
D7
I2CSEN
I2C slave enable
1 Enable
0 Disable
0
R/W
D6
SOFTRESET Software reset
1 Reset
0 Cancel
0
R/W
D5
NAK_ANS NAK answer
1 NAK
0 ACK
0
R/W
D4
BFREQ_EN Bus free request enable
1 Enable
0 Disable
0
R/W
D3
CLKSTR_EN Clock stretch On/Off
1 On
0 Off
0
R/W
D2
NF_EN
Noise filter On/Off
1 On
0 Off
0
R/W
D1
ASDET_EN Async.address detection On/Off
1 On
0 Off
0
R/W
D0
COM_MODE I2C slave communication mode
1 Active
0 Standby
0
R/W
相關(guān)PDF資料
PDF描述
S1C33205D00E100 MICROCONTROLLER, UUC158
S1C33205F00A200 32-BIT, 50 MHz, RISC MICROCONTROLLER, PQFP128
S1C33209F01E 32-BIT, 60 MHz, RISC MICROCONTROLLER, PQFP128
S1C33221F00A 32-BIT, MROM, 60 MHz, RISC MICROCONTROLLER, PQFP128
S1C33222F01E 32-BIT, MROM, 60 MHz, RISC MICROCONTROLLER, PQFP128
相關(guān)代理商/技術(shù)參數(shù)
參數(shù)描述
S1C17705F101100 功能描述:16位微控制器 - MCU 16-bit 512KB Flash LCD 128x32 RoHS:否 制造商:Texas Instruments 核心:RISC 處理器系列:MSP430FR572x 數(shù)據(jù)總線寬度:16 bit 最大時(shí)鐘頻率:24 MHz 程序存儲(chǔ)器大小:8 KB 數(shù)據(jù) RAM 大小:1 KB 片上 ADC:Yes 工作電源電壓:2 V to 3.6 V 工作溫度范圍:- 40 C to + 85 C 封裝 / 箱體:VQFN-40 安裝風(fēng)格:SMD/SMT
S1C17706 制造商:EPSON 制造商全稱:EPSON 功能描述:Low Power 16-bit Single Chip Microcontroller
S1C17711 制造商:EPSON 制造商全稱:EPSON 功能描述:Low Power 16-bit Single Chip Microcontroller
S1C17801 制造商:EPSON 制造商全稱:EPSON 功能描述:CMOS 16-bit Application Specific Controller
S1C17801B 制造商:EPSON 制造商全稱:EPSON 功能描述:CMOS 16-bit Application Specific Controller