參數(shù)資料
型號(hào): OMAP5910(DSP)
英文描述: Dual-Core Processor
中文描述: 雙核處理器
文件頁(yè)數(shù): 99/160頁(yè)
文件大?。?/td> 1997K
代理商: OMAP5910(DSP)
第1頁(yè)第2頁(yè)第3頁(yè)第4頁(yè)第5頁(yè)第6頁(yè)第7頁(yè)第8頁(yè)第9頁(yè)第10頁(yè)第11頁(yè)第12頁(yè)第13頁(yè)第14頁(yè)第15頁(yè)第16頁(yè)第17頁(yè)第18頁(yè)第19頁(yè)第20頁(yè)第21頁(yè)第22頁(yè)第23頁(yè)第24頁(yè)第25頁(yè)第26頁(yè)第27頁(yè)第28頁(yè)第29頁(yè)第30頁(yè)第31頁(yè)第32頁(yè)第33頁(yè)第34頁(yè)第35頁(yè)第36頁(yè)第37頁(yè)第38頁(yè)第39頁(yè)第40頁(yè)第41頁(yè)第42頁(yè)第43頁(yè)第44頁(yè)第45頁(yè)第46頁(yè)第47頁(yè)第48頁(yè)第49頁(yè)第50頁(yè)第51頁(yè)第52頁(yè)第53頁(yè)第54頁(yè)第55頁(yè)第56頁(yè)第57頁(yè)第58頁(yè)第59頁(yè)第60頁(yè)第61頁(yè)第62頁(yè)第63頁(yè)第64頁(yè)第65頁(yè)第66頁(yè)第67頁(yè)第68頁(yè)第69頁(yè)第70頁(yè)第71頁(yè)第72頁(yè)第73頁(yè)第74頁(yè)第75頁(yè)第76頁(yè)第77頁(yè)第78頁(yè)第79頁(yè)第80頁(yè)第81頁(yè)第82頁(yè)第83頁(yè)第84頁(yè)第85頁(yè)第86頁(yè)第87頁(yè)第88頁(yè)第89頁(yè)第90頁(yè)第91頁(yè)第92頁(yè)第93頁(yè)第94頁(yè)第95頁(yè)第96頁(yè)第97頁(yè)第98頁(yè)當(dāng)前第99頁(yè)第100頁(yè)第101頁(yè)第102頁(yè)第103頁(yè)第104頁(yè)第105頁(yè)第106頁(yè)第107頁(yè)第108頁(yè)第109頁(yè)第110頁(yè)第111頁(yè)第112頁(yè)第113頁(yè)第114頁(yè)第115頁(yè)第116頁(yè)第117頁(yè)第118頁(yè)第119頁(yè)第120頁(yè)第121頁(yè)第122頁(yè)第123頁(yè)第124頁(yè)第125頁(yè)第126頁(yè)第127頁(yè)第128頁(yè)第129頁(yè)第130頁(yè)第131頁(yè)第132頁(yè)第133頁(yè)第134頁(yè)第135頁(yè)第136頁(yè)第137頁(yè)第138頁(yè)第139頁(yè)第140頁(yè)第141頁(yè)第142頁(yè)第143頁(yè)第144頁(yè)第145頁(yè)第146頁(yè)第147頁(yè)第148頁(yè)第149頁(yè)第150頁(yè)第151頁(yè)第152頁(yè)第153頁(yè)第154頁(yè)第155頁(yè)第156頁(yè)第157頁(yè)第158頁(yè)第159頁(yè)第160頁(yè)
Functional Overview
87
August 2002 Revised August 2003
SPRS197B
3.16.2
DSP Public Peripheral Registers
The DSP public peripheral registers include the following:
Serial Ports:
McBSP1 Registers
McBSP3 Registers
MCSI1 Registers
MCSI2 Registers
Table 359. McBSP1 Registers
DSP WORD
ADDRESS
MPU BYTE
ADDRESS
(VIA MPUI)
REGISTER NAME
DESCRIPTION
ACCESS
WIDTH
ACCESS
TYPE
RESET
VALUE
0x00 8C00h
E101:1800
MCBSP1_DRR2
McBSP1 data receive register 2
16
RW
0000h
0x00 8C01h
E101:1802
MCBSP1_DRR1
McBSP1 data receive register 1
16
RW
0000h
0x00 8C02h
E101:1804
MCBSP1_DXR2
McBSP1 data transmit register 2
16
RW
0000h
0x00 8C03h
E101:1806
MCBSP1_DXR1
McBSP1 data transmit register 1
16
RW
0000h
0x00 8C04h
E101:1808
MCBSP1_SPCR2
McBSP1 serial port control register 2
16
RW
0000h
0x00 8C05h
E101:180A
MCBSP1_SPCR1
McBSP1 serial port control register 1
16
RW
0000h
0x00 8C06h
E101:180C
MCBSP1_RCR2
McBSP1 receive control register 2
16
RW
0000h
0x00 8C07h
E101:180E
MCBSP1_RCR1
McBSP1 receive control register 1
16
RW
0000h
0x00 8C08h
E101:1810
MCBSP1_XCR2
McBSP1 transmit control register 2
16
RW
0000h
0x00 8C09h
E101:1812
MCBSP1_XCR1
McBSP1 transmit control register 1
16
RW
0000h
0x00 8C0Ah
E101:1814
MCBSP1_SRGR2
McBSP1 sample rate generator register 2
16
RW
2000h
0x00 8C0Bh
E101:1816
MCBSP1_SRGR1
McBSP1 sample rate generator register 1
16
RW
0001h
0x00 8C0Ch
E101:1818
MCBSP1_MCR2
McBSP1 multichannel register 2
16
RW
0000h
0x00 8C0Dh
E101:181A
MCBSP1_MCR1
McBSP1 multichannel register 1
16
RW
0000h
0x00 8C0Eh
E101:181C
MCBSP1_RCERA
McBSP1 receive channel enable register
partition A
16
RW
0000h
0x00 8C0Fh
E101:181E
MCBSP1_RCERB
McBSP1 receive channel enable register
partition B
16
RW
0000h
0x00 8C10h
E101:1820
MCBSP1_XCERA
McBSP1 transmit channel enable register
partition A
16
RW
0000h
0x00 8C11h
E101:1822
MCBSP1_XCERB
McBSP1 transmit channel enable register
partition B
16
RW
0000h
0x00 8C12h
E101:1824
MCBSP1_PCR0
McBSP1 pin control register 0
16
RW
0000h
0x00 8C13h
E101:1826
MCBSP1_RCERC
McBSP1 receive channel enable register
partition C
16
RW
0000h
0x00 8C14h
E101:1828
MCBSP1_RCERD
McBSP1 receive channel enable register
partition D
16
RW
0000h
0x00 8C15h
E101:182A
MCBSP1_XCERC
McBSP1 transmit channel enable register
partition C
16
RW
0000h
0x00 8C16h
E101:182C
MCBSP1_XCERD
McBSP1 transmit channel enable register
partition D
16
RW
0000h
0x00 8C17h
E101:182E
MCBSP1_RCERE
McBSP1 receive channel enable register
partition E
16
RW
0000h
0x00 8C18h
E101:1830
MCBSP1_RCERF
McBSP1 receive channel enable register
partition F
16
RW
0000h
0x00 8C19h
E101:1832
MCBSP1_XCERE
McBSP1 transmit channel enable register
partition E
16
RW
0000h
0x00 8C1Ah
E101:1834
MCBSP1_XCERF
McBSP1 transmit channel enable register
partition F
16
RW
0000h
相關(guān)PDF資料
PDF描述
OMAP5910(RISC) Dual-Core Processor
OMC506 Closed Loop Speed Controller For 3-Phase Brushless DC Motor MP-3T Package
OMC507 5 Amp. Push-Pull 3-Phase Brushless DC Motor Controller Driver(5A,推挽三相無(wú)刷直流電機(jī)控制驅(qū)動(dòng)器)
OMC510 36V Hi-Rel Three-Phase Brushless DC Motor Controller in a PCB-1 package
OMC510 DSP-Based Three-Phase Brushless DC Motor Controller(基于DSP的三相無(wú)刷直流電機(jī)控制器)
相關(guān)代理商/技術(shù)參數(shù)
參數(shù)描述
OMAP5910GGZG1 制造商:Rochester Electronics LLC 功能描述:- Bulk
OMAP5910GGZG2 制造商:Rochester Electronics LLC 功能描述:- Bulk
OMAP5910JGDY1R 功能描述:IC OMAP DUAL-CORE PROC 289-BGA RoHS:是 類別:集成電路 (IC) >> 嵌入式 - 微處理器 系列:OMAP-59xx 標(biāo)準(zhǔn)包裝:60 系列:SCC 處理器類型:Z380 特點(diǎn):全靜電 Z380 CPU 速度:20MHz 電壓:5V 安裝類型:表面貼裝 封裝/外殼:144-LQFP 供應(yīng)商設(shè)備封裝:144-LQFP 包裝:托盤
OMAP5910JGDY2 功能描述:數(shù)字信號(hào)處理器和控制器 - DSP, DSC Applications Proc RoHS:否 制造商:Microchip Technology 核心:dsPIC 數(shù)據(jù)總線寬度:16 bit 程序存儲(chǔ)器大小:16 KB 數(shù)據(jù) RAM 大小:2 KB 最大時(shí)鐘頻率:40 MHz 可編程輸入/輸出端數(shù)量:35 定時(shí)器數(shù)量:3 設(shè)備每秒兆指令數(shù):50 MIPs 工作電源電壓:3.3 V 最大工作溫度:+ 85 C 封裝 / 箱體:TQFP-44 安裝風(fēng)格:SMD/SMT
OMAP5910JGZG1 制造商:Texas Instruments 功能描述: