參數(shù)資料
型號: CD2481
廠商: Intel Corp.
英文描述: Programmable Four-Channel Communications Controller
中文描述: 可編程四通道通信控制器
文件頁數(shù): 42/222頁
文件大?。?/td> 974K
代理商: CD2481
第1頁第2頁第3頁第4頁第5頁第6頁第7頁第8頁第9頁第10頁第11頁第12頁第13頁第14頁第15頁第16頁第17頁第18頁第19頁第20頁第21頁第22頁第23頁第24頁第25頁第26頁第27頁第28頁第29頁第30頁第31頁第32頁第33頁第34頁第35頁第36頁第37頁第38頁第39頁第40頁第41頁當前第42頁第43頁第44頁第45頁第46頁第47頁第48頁第49頁第50頁第51頁第52頁第53頁第54頁第55頁第56頁第57頁第58頁第59頁第60頁第61頁第62頁第63頁第64頁第65頁第66頁第67頁第68頁第69頁第70頁第71頁第72頁第73頁第74頁第75頁第76頁第77頁第78頁第79頁第80頁第81頁第82頁第83頁第84頁第85頁第86頁第87頁第88頁第89頁第90頁第91頁第92頁第93頁第94頁第95頁第96頁第97頁第98頁第99頁第100頁第101頁第102頁第103頁第104頁第105頁第106頁第107頁第108頁第109頁第110頁第111頁第112頁第113頁第114頁第115頁第116頁第117頁第118頁第119頁第120頁第121頁第122頁第123頁第124頁第125頁第126頁第127頁第128頁第129頁第130頁第131頁第132頁第133頁第134頁第135頁第136頁第137頁第138頁第139頁第140頁第141頁第142頁第143頁第144頁第145頁第146頁第147頁第148頁第149頁第150頁第151頁第152頁第153頁第154頁第155頁第156頁第157頁第158頁第159頁第160頁第161頁第162頁第163頁第164頁第165頁第166頁第167頁第168頁第169頁第170頁第171頁第172頁第173頁第174頁第175頁第176頁第177頁第178頁第179頁第180頁第181頁第182頁第183頁第184頁第185頁第186頁第187頁第188頁第189頁第190頁第191頁第192頁第193頁第194頁第195頁第196頁第197頁第198頁第199頁第200頁第201頁第202頁第203頁第204頁第205頁第206頁第207頁第208頁第209頁第210頁第211頁第212頁第213頁第214頁第215頁第216頁第217頁第218頁第219頁第220頁第221頁第222頁
CD2481
Programmable Four-Channel Communications Controller
42
Datasheet
5.2.4
Hardware Signals and IACK Cycles
The IACK (interrupt acknowledge) bus cycle begins with the IACKIN* (Interrupt Acknowledge
In) and DS* asserted, and a value matching the appropriate PILR contents on the least-significant
seven address bus bits, A[6:0]. If the IACK cycle is valid (that is, the A[6:0] and PILR values
match), the corresponding vector from the interrupting channels LIVR is driven onto the data bus
and DTACK* asserted. DTACK* is released after DS* is removed.
Figure 4
shows the interrupt acknowledge cycle timing. It is similar to the basic host read cycle
except that IACKIN* is active, and CS* is inactive.
The three IREQn* pins are open-drain outputs requiring external pull-up resistors, nominally 4.7
k
. The IACKOUT* (Interrupt Acknowledge Out) is used to form a daisy-chain in systems with
more than one CD2481.
5.2.4.1
Programming the PILR Registers
The three PILRs must be programmed with values that correspond to the least-significant seven
address bits that will be present on A[6:0] during the interrupt acknowledge bus cycle. Some CPUs
output the priority level of the interrupt that is being acknowledged on the bus during the IACK
cycle. In these systems the three PILR values are unique. In other systems that do not use this
scheme, the PILR values can be the same or different depending on the specific design. When all of
Table 2. Transmit and Receive Interrupt Service Requests
Interrupt Cause
Async
HDLC
Bisync
X.21
PPP
SLIP
MNP4
Receive Good Data
1
1.Non-DMA mode
2.DMA mode only
Break detect
Framing error
Parity error
Receive time-out, no data
Special character match
Transmitter empty
Tx FIFO threshold
a
Receive overrun
Clear detect
CRC error
Residual bit count
Receive abort
End of frame
Transmit underrun
Bus error
2
End of buffer
b
相關(guān)PDF資料
PDF描述
CD3086 General Purpose NPN Transistor Array
CD4000 CMOS NOR Gates
CD4001 CMOS NOR Gates
CD4002 CMOS NOR Gates
CD40011 Quad 2-Input NOR,NAND Buffered B Series Gate
相關(guān)代理商/技術(shù)參數(shù)
參數(shù)描述
CD24B3 031573 制造商:Comair Rotron 功能描述:FAN 254MM 24VDC
CD24B3 制造商:Comair Rotron 功能描述:FAN 254MM 24VDC
CD-250 制造商:Stellar Labs 功能描述:CD / USB Media Player with FM Tuner - MP3 and WMA
CD2500R1 制造商:LOGETR 功能描述:
CD250-3KVM.25 制造商:Yageo / Phycomp 功能描述:CD250-3KVM.25