參數(shù)資料
型號(hào): OR4E02-2BM680I
英文描述: FPGA
中文描述: FPGA的
文件頁(yè)數(shù): 126/153頁(yè)
文件大小: 2737K
代理商: OR4E02-2BM680I
第1頁(yè)第2頁(yè)第3頁(yè)第4頁(yè)第5頁(yè)第6頁(yè)第7頁(yè)第8頁(yè)第9頁(yè)第10頁(yè)第11頁(yè)第12頁(yè)第13頁(yè)第14頁(yè)第15頁(yè)第16頁(yè)第17頁(yè)第18頁(yè)第19頁(yè)第20頁(yè)第21頁(yè)第22頁(yè)第23頁(yè)第24頁(yè)第25頁(yè)第26頁(yè)第27頁(yè)第28頁(yè)第29頁(yè)第30頁(yè)第31頁(yè)第32頁(yè)第33頁(yè)第34頁(yè)第35頁(yè)第36頁(yè)第37頁(yè)第38頁(yè)第39頁(yè)第40頁(yè)第41頁(yè)第42頁(yè)第43頁(yè)第44頁(yè)第45頁(yè)第46頁(yè)第47頁(yè)第48頁(yè)第49頁(yè)第50頁(yè)第51頁(yè)第52頁(yè)第53頁(yè)第54頁(yè)第55頁(yè)第56頁(yè)第57頁(yè)第58頁(yè)第59頁(yè)第60頁(yè)第61頁(yè)第62頁(yè)第63頁(yè)第64頁(yè)第65頁(yè)第66頁(yè)第67頁(yè)第68頁(yè)第69頁(yè)第70頁(yè)第71頁(yè)第72頁(yè)第73頁(yè)第74頁(yè)第75頁(yè)第76頁(yè)第77頁(yè)第78頁(yè)第79頁(yè)第80頁(yè)第81頁(yè)第82頁(yè)第83頁(yè)第84頁(yè)第85頁(yè)第86頁(yè)第87頁(yè)第88頁(yè)第89頁(yè)第90頁(yè)第91頁(yè)第92頁(yè)第93頁(yè)第94頁(yè)第95頁(yè)第96頁(yè)第97頁(yè)第98頁(yè)第99頁(yè)第100頁(yè)第101頁(yè)第102頁(yè)第103頁(yè)第104頁(yè)第105頁(yè)第106頁(yè)第107頁(yè)第108頁(yè)第109頁(yè)第110頁(yè)第111頁(yè)第112頁(yè)第113頁(yè)第114頁(yè)第115頁(yè)第116頁(yè)第117頁(yè)第118頁(yè)第119頁(yè)第120頁(yè)第121頁(yè)第122頁(yè)第123頁(yè)第124頁(yè)第125頁(yè)當(dāng)前第126頁(yè)第127頁(yè)第128頁(yè)第129頁(yè)第130頁(yè)第131頁(yè)第132頁(yè)第133頁(yè)第134頁(yè)第135頁(yè)第136頁(yè)第137頁(yè)第138頁(yè)第139頁(yè)第140頁(yè)第141頁(yè)第142頁(yè)第143頁(yè)第144頁(yè)第145頁(yè)第146頁(yè)第147頁(yè)第148頁(yè)第149頁(yè)第150頁(yè)第151頁(yè)第152頁(yè)第153頁(yè)
126
Lattice Semiconductor
Data Sheet
November, 2002
ORCA
Series 4 FPGAs
680-Pin PBGAM Pinout
Table 69. 680-Pin PBGAM Pinout
BM680
V
DD
IO
Bank
VREF
Group
I/O
OR4E02
OR4E04
OR4E06
Additional
Function
RD_DATA/TDO
RESET_N
RD_CFG_N
Pair
A1
F5
E4
E3
D2
Vss
V
DD
33
O
I
I
Vss
V
DD
33
PRD_DATA
PRESET_N
PRD_CFG_
N
PPRGRM_N PPRGRM_N PPRGRM_N
V
DD
IO0
V
DD
IO0
PL2D
PL2D
PL2C
PL2C
Vss
Vss
PL2B
PL3D
PL2A
PL3C
PL3D
PL4D
PL3C
PL4C
V
DD
IO0
V
DD
IO0
PL3B
PL4B
PL3A
PL4A
PL4D
PL5D
PL4C
PL5C
Vss
Vss
PL4B
PL5B
PL4A
PL5A
PL5D
PL6D
PL5C
PL6C
PL5B
PL7D
PL5A
PL7C
PL6D
PL8D
PL6C
PL8C
Vss
Vss
PL6B
PL9D
PL6A
PL9C
PL7D
PL10D
PL7C
PL10C
PL7B
PL11D
PL7A
PL11C
PL8D
PL12D
PL8C
PL12C
V
DD
IO7
V
DD
IO7
PL8B
PL12B
PL8A
PL12A
PL9D
PL13D
PL9C
PL13C
Vss
V
DD
33
PRD_DATA
PRESET_N
PRD_CFG_
N
Vss
V
DD
33
PRD_DATA
PRESET_N
PRD_CFG_
N
G5
D3
D1
F4
A2
F3
G4
E2
H5
E5
E1
F2
J5
F1
A18
H4
G3
H3
G2
K5
G1
J4
L5
A33
J3
H2
H1
J2
J1
K3
L4
K2
L1
K1
L2
L3
N5
7
7
7
7
7
7
8
8
8
8
8
8
9
9
9
9
9
9
10
10
10
10
10
10
1
1
1
1
1
1
I
PRGRM_N
PLL_CK0C/HPPLL
PLL_CK0T/HPPLL
VREF_0_07
D5
D6
VREF_0_08
HDC
LDC_N
TESTCFG
D7
VREF_0_09
A17/PPC_A31
CS0_N
CS1
INIT_N
DOUT
VREF_0_10
A16/PPC_A30
A15/PPC_A29
A14/PPC_A28
VREF_7_01
D4
0 (TL)
0 (TL)
0 (TL)
0 (TL)
0 (TL)
0 (TL)
0 (TL)
0 (TL)
0 (TL)
0 (TL)
0 (TL)
0 (TL)
0 (TL)
0 (TL)
0 (TL)
0 (TL)
0 (TL)
0 (TL)
0 (TL)
0 (TL)
0 (TL)
0 (TL)
0 (TL)
0 (TL)
0 (TL)
0 (TL)
7 (CL)
7 (CL)
7 (CL)
7 (CL)
7 (CL)
7 (CL)
7 (CL)
V
DD
IO0
IO
IO
Vss
IO
IO
IO
IO
V
DD
IO0
IO
IO
IO
IO
Vss
IO
IO
IO
IO
IO
IO
IO
IO
Vss
IO
IO
IO
IO
IO
IO
IO
IO
V
DD
IO7
IO
IO
IO
IO
V
DD
IO0
PL2D
PL2C
Vss
PL3D
PL3C
PL4D
PL4C
V
DD
IO0
PL5D
PL5C
PL6D
PL6C
Vss
PL7D
PL7C
PL8D
PL8C
PL9D
PL9C
PL10D
PL10C
Vss
PL11D
PL11C
PL12D
PL12C
PL13D
PL13C
PL14D
PL14C
V
DD
IO7
PL15D
PL15C
PL16D
PL16C
L21C_D2
L21T_D2
L22C_D0
L22T_D0
L23C_D2
L23T_D2
L24C_D0
L24T_D0
L25C_D3
L25T_D3
L26C_D0
L26T_D0
L27C_D0
L27T_D0
L28C_D3
L28T_D3
L29C_D1
L29T_D1
L30C_D0
L30T_D0
L31C_D0
L31T_D0
L32C_D1
L32T_D1
L1C_D1
L1T_D1
L2C_D0
L2T_D0
L3C_D1
L3T_D1
相關(guān)PDF資料
PDF描述
OR4E02-3BA352C FPGA
OR4E02-3BM416C FPGA
OR4E02-3BM680C FPGA
OR4E04-1BA352C FPGA
OR4E04-1BA352I FPGA
相關(guān)代理商/技術(shù)參數(shù)
參數(shù)描述
OR4E02-3BA352C 功能描述:FPGA - 現(xiàn)場(chǎng)可編程門陣列 4992 LUT 405 I/O RoHS:否 制造商:Altera Corporation 系列:Cyclone V E 柵極數(shù)量: 邏輯塊數(shù)量:943 內(nèi)嵌式塊RAM - EBR:1956 kbit 輸入/輸出端數(shù)量:128 最大工作頻率:800 MHz 工作電源電壓:1.1 V 最大工作溫度:+ 70 C 安裝風(fēng)格:SMD/SMT 封裝 / 箱體:FBGA-256
OR4E02-3BM416C 功能描述:FPGA - 現(xiàn)場(chǎng)可編程門陣列 4992 LUT 405 I/O RoHS:否 制造商:Altera Corporation 系列:Cyclone V E 柵極數(shù)量: 邏輯塊數(shù)量:943 內(nèi)嵌式塊RAM - EBR:1956 kbit 輸入/輸出端數(shù)量:128 最大工作頻率:800 MHz 工作電源電壓:1.1 V 最大工作溫度:+ 70 C 安裝風(fēng)格:SMD/SMT 封裝 / 箱體:FBGA-256
OR4E02-3BM680C 功能描述:FPGA - 現(xiàn)場(chǎng)可編程門陣列 4992 LUT 405 I/O RoHS:否 制造商:Altera Corporation 系列:Cyclone V E 柵極數(shù)量: 邏輯塊數(shù)量:943 內(nèi)嵌式塊RAM - EBR:1956 kbit 輸入/輸出端數(shù)量:128 最大工作頻率:800 MHz 工作電源電壓:1.1 V 最大工作溫度:+ 70 C 安裝風(fēng)格:SMD/SMT 封裝 / 箱體:FBGA-256
OR4E04 制造商:LATTICE 制造商全稱:Lattice Semiconductor 功能描述:ORCASeries 4 FPGAs
OR4E04-1BA3521 制造商:Rochester Electronics LLC 功能描述: 制造商:Lattice Semiconductor Corporation 功能描述: