參數資料
型號: OR3LP26B
英文描述: Field-Programmable System Chip (FPSC) Embedded Master/Target PCI Interface
中文描述: 現場可編程系統(tǒng)芯片(促進文化基金)嵌入式主/目標PCI接口
文件頁數: 159/184頁
文件大小: 5590K
代理商: OR3LP26B
第1頁第2頁第3頁第4頁第5頁第6頁第7頁第8頁第9頁第10頁第11頁第12頁第13頁第14頁第15頁第16頁第17頁第18頁第19頁第20頁第21頁第22頁第23頁第24頁第25頁第26頁第27頁第28頁第29頁第30頁第31頁第32頁第33頁第34頁第35頁第36頁第37頁第38頁第39頁第40頁第41頁第42頁第43頁第44頁第45頁第46頁第47頁第48頁第49頁第50頁第51頁第52頁第53頁第54頁第55頁第56頁第57頁第58頁第59頁第60頁第61頁第62頁第63頁第64頁第65頁第66頁第67頁第68頁第69頁第70頁第71頁第72頁第73頁第74頁第75頁第76頁第77頁第78頁第79頁第80頁第81頁第82頁第83頁第84頁第85頁第86頁第87頁第88頁第89頁第90頁第91頁第92頁第93頁第94頁第95頁第96頁第97頁第98頁第99頁第100頁第101頁第102頁第103頁第104頁第105頁第106頁第107頁第108頁第109頁第110頁第111頁第112頁第113頁第114頁第115頁第116頁第117頁第118頁第119頁第120頁第121頁第122頁第123頁第124頁第125頁第126頁第127頁第128頁第129頁第130頁第131頁第132頁第133頁第134頁第135頁第136頁第137頁第138頁第139頁第140頁第141頁第142頁第143頁第144頁第145頁第146頁第147頁第148頁第149頁第150頁第151頁第152頁第153頁第154頁第155頁第156頁第157頁第158頁當前第159頁第160頁第161頁第162頁第163頁第164頁第165頁第166頁第167頁第168頁第169頁第170頁第171頁第172頁第173頁第174頁第175頁第176頁第177頁第178頁第179頁第180頁第181頁第182頁第183頁第184頁
Lucent Technologies Inc.
Lucent Technologies Inc.
159
Data Sheet
March 2000
ORCAOR3LP26B FPSC
Embedded Master/Target PCI Interface
Pin Information
(continued)
Table 70.
Pinout Information
(continued)
* These pads are connected to a power plane in the package rather than to a particular pin. The entry's location in the table indicates the posi-
tion of the power pad relative to nearby signal pads.
Pins marked No Connect must be left unconnected.
These pins are connected to a power plane in the package rather than to a particular pad.
OR3LP26B Pad
PB2B
PB2C
PB2D
V
DD
2
PB3A
PB3B
PB3C
PB3D
V
SS
PB4A
PB4B
PB4C
PB4D
PB5A
PB5B
PB5C
PB5D
V
SS
PB6A
PB6B
PB6C
PB6D
PB7A
PB7B
PB7C
PB7D
V
SS
PB8A
PB8B
PB8C
PB8D
PB9A
PB9B
PB9C
PB9D
V
DD
V
DD
2
PB10A
Function
No Connect
No Connect
V
DD
2
ad18
No Connect
ad17
ad16
V
SS
c_be2n
perrn
serrn
par
c_be1n
ad15
ad14
ad13
V
SS
ad12
No Connect
No Connect
ad11
ad10
No Connect
No Connect
ad9
V
SS
ad8
No Connect
No Connect
c_be0n
ad7
No Connect
No Connect
ad6
V
DD
V
DD
2
No Connect
PBGA 352
AF4
AE5
AC5
AD5
V
SS
*
AF5
AE6
AC7
AD6
AF6
AE7
AF7
AD7
V
SS
*
AE8
AC9
AF8
AD8
V
SS
*
AE9
AF9
AE10
AD9
V
DD
*
AF10
PBGAM 680
AK7
AL7
V
DD
2
AN7
AP7
AK8
AL8
V
SS
*
AN8
AP8
AK9
AL9
AM9
AN9
AP9
AK10
V
SS
*
AL10
AM10
AN10
AP10
AK11
AL11
AN11
AP11
V
SS
*
AK12
AL12
AN12
AP12
AK13
AL13
AM13
AN13
V
DD
*
V
DD
2
相關PDF資料
PDF描述
OR3TP12-6BA256 Single 2.3V 10 MHz OP w/ CS, I temp, -40C to +85C, 8-TSSOP, T/R
OR3TP12-6BA256I Single 2.3V 10 MHZ OP, -40C to +125C, 14-SOIC 150mil, TUBE
OR3TP12-6BA352 Quad 2.3V 10 MHz OP, I temp, -40C to +85C, 14-PDIP, TUBE
OR3TP12-6BA352I Quad 2.3V 10 MHz OP, I temp, -40C to +85C, 14-TSSOP, TUBE
OR3TP12-6PS240 Single 2.3V 10 MHZ OP, -40C to +125C, 14-SOIC 150mil, T/R
相關代理商/技術參數
參數描述
OR3LP26BBA352-DB 功能描述:FPGA - 現場可編程門陣列 FPSC PCI INTERFACE RoHS:否 制造商:Altera Corporation 系列:Cyclone V E 柵極數量: 邏輯塊數量:943 內嵌式塊RAM - EBR:1956 kbit 輸入/輸出端數量:128 最大工作頻率:800 MHz 工作電源電壓:1.1 V 最大工作溫度:+ 70 C 安裝風格:SMD/SMT 封裝 / 箱體:FBGA-256
OR3LP26BBM680-DB 功能描述:FPGA - 現場可編程門陣列 FPSC PCI INTERFACE RoHS:否 制造商:Altera Corporation 系列:Cyclone V E 柵極數量: 邏輯塊數量:943 內嵌式塊RAM - EBR:1956 kbit 輸入/輸出端數量:128 最大工作頻率:800 MHz 工作電源電壓:1.1 V 最大工作溫度:+ 70 C 安裝風格:SMD/SMT 封裝 / 箱體:FBGA-256
OR3T125 制造商:AGERE 制造商全稱:AGERE 功能描述:3C and 3T Field-Programmable Gate Arrays
OR3T125-4BC432I 制造商:未知廠家 制造商全稱:未知廠家 功能描述:Field Programmable Gate Array (FPGA)
OR3T125-4BC600I 制造商:未知廠家 制造商全稱:未知廠家 功能描述:Field Programmable Gate Array (FPGA)