參數(shù)資料
型號: SYM53C876
廠商: LSI Corporation
英文描述: PCI-Dual Channel SCSI Multi-Function Controller(PCI 雙通道SCSI多功能控制器)
中文描述: 的PCI -雙通道SCSI多功能控制器(雙通道的PCI的SCSI多功能控制器)
文件頁數(shù): 61/285頁
文件大?。?/td> 3341K
代理商: SYM53C876
第1頁第2頁第3頁第4頁第5頁第6頁第7頁第8頁第9頁第10頁第11頁第12頁第13頁第14頁第15頁第16頁第17頁第18頁第19頁第20頁第21頁第22頁第23頁第24頁第25頁第26頁第27頁第28頁第29頁第30頁第31頁第32頁第33頁第34頁第35頁第36頁第37頁第38頁第39頁第40頁第41頁第42頁第43頁第44頁第45頁第46頁第47頁第48頁第49頁第50頁第51頁第52頁第53頁第54頁第55頁第56頁第57頁第58頁第59頁第60頁當(dāng)前第61頁第62頁第63頁第64頁第65頁第66頁第67頁第68頁第69頁第70頁第71頁第72頁第73頁第74頁第75頁第76頁第77頁第78頁第79頁第80頁第81頁第82頁第83頁第84頁第85頁第86頁第87頁第88頁第89頁第90頁第91頁第92頁第93頁第94頁第95頁第96頁第97頁第98頁第99頁第100頁第101頁第102頁第103頁第104頁第105頁第106頁第107頁第108頁第109頁第110頁第111頁第112頁第113頁第114頁第115頁第116頁第117頁第118頁第119頁第120頁第121頁第122頁第123頁第124頁第125頁第126頁第127頁第128頁第129頁第130頁第131頁第132頁第133頁第134頁第135頁第136頁第137頁第138頁第139頁第140頁第141頁第142頁第143頁第144頁第145頁第146頁第147頁第148頁第149頁第150頁第151頁第152頁第153頁第154頁第155頁第156頁第157頁第158頁第159頁第160頁第161頁第162頁第163頁第164頁第165頁第166頁第167頁第168頁第169頁第170頁第171頁第172頁第173頁第174頁第175頁第176頁第177頁第178頁第179頁第180頁第181頁第182頁第183頁第184頁第185頁第186頁第187頁第188頁第189頁第190頁第191頁第192頁第193頁第194頁第195頁第196頁第197頁第198頁第199頁第200頁第201頁第202頁第203頁第204頁第205頁第206頁第207頁第208頁第209頁第210頁第211頁第212頁第213頁第214頁第215頁第216頁第217頁第218頁第219頁第220頁第221頁第222頁第223頁第224頁第225頁第226頁第227頁第228頁第229頁第230頁第231頁第232頁第233頁第234頁第235頁第236頁第237頁第238頁第239頁第240頁第241頁第242頁第243頁第244頁第245頁第246頁第247頁第248頁第249頁第250頁第251頁第252頁第253頁第254頁第255頁第256頁第257頁第258頁第259頁第260頁第261頁第262頁第263頁第264頁第265頁第266頁第267頁第268頁第269頁第270頁第271頁第272頁第273頁第274頁第275頁第276頁第277頁第278頁第279頁第280頁第281頁第282頁第283頁第284頁第285頁
SYM53C876/876E Data Manual
2-27
Functional Description
SCSI Functional Description
cleared when the “married” word is sent. The
flag is alternately cleared through SCRIPTS
or by the microprocessor. Also, the micropro-
cessor or SCRIPTS can use this bit for error
detection and recovery purposes.
Wide SCSI Receive Bit
The WSR bit is set whenever the SCSI con-
troller is receiving data (Data-In for initiator
or Data-Out for target) and the controller
detects a partial transfer at the end of a block
move or chained block move SCRIPTS
instruction. When WSR is set, the high order
byte of the last SCSI bus transfer is not trans-
ferred to memory. Instead, the byte is tempo-
rarily stored in the SWIDE register. The
hardware uses the WSR bit to determine what
behavior must occur at the start of the next
data receive transfer. The bit is automatically
cleared at the start of the next data receive
transfer. The bit can alternatively be cleared
by the microprocessor or through SCRIPTS.
Also, the microprocessor or SCRIPTS can use
this bit for error detection and recovery pur-
poses.
SWIDE Register
This register is used to store data for partial
byte data transfers. For receive data, the
SWIDE register holds the high-order byte of a
partial SCSI transfer that has not yet been
transferred to memory. This stored data may
be a residue byte (and therefore ignored) or it
may be valid data that is transferred to mem-
ory at the beginning of the next Block Move
instruction.
SODL Register
For send data, the low-order byte of the
SODL register holds the low-order byte of a
partial memory transfer which has not yet
been transferred across the SCSI bus. This
stored data is usually “married” with the first
byte of the next data send transfer, and both
bytes are sent across the SCSI bus at the start
of the next data send block move command.
Chained Block Move SCRIPTS
Instruction
A chained Block Move SCRIPTS instruction
primarily transfers consecutive data send or
data receive blocks. Using the chained block
move instruction facilitates partial receive
transfers and allows correct partial send
behavior without additional op code overhead.
Behavior of the chained Block Move instruc-
tion varies slightly for sending and receiving
data.
For receive data (Data-In for initiator or Data-
Out for target), a chained Block Move instruc-
tion indicates that if a partial transfer occurred
at the end of the instruction, the WSR flag is
set.The high order byte of the last SCSI trans-
fer is stored in the SWIDE register rather than
transferred to memory. The contents of the
SWIDE register should be the first byte trans-
ferred to memory at the start of the chained
block move data stream. Since the byte count
always represents data transfers to/from mem-
ory (as opposed to the SCSI bus), the byte
transferred out of the SWIDE register is one
of the bytes in the byte count. If the WSR bit
is clear when a receive data chained Block
Move instruction is executed, the data transfer
occurs similar to that of the regular block
move instruction. Whether the WSR bit is set
or clear, when a normal block move instruc-
tion is executed, the contents of the SWIDE
register is ignored and the transfer takes place
normally. For “N” consecutive wide data
receive Block Move instructions, the 2nd
through the Nth Block Move instructions
should be chained block moves.
For send data (Data-Out for initiator or Data-
In for target), a chained Block Move instruc-
tion indicates that if a partial transfer termi-
nates the chained block move instruction, the
last low-order byte (the partial memory trans-
相關(guān)PDF資料
PDF描述
SYM53C895A PCI to Ultra2 SCSI Controller(PCI與Ultra2 SCSI連接控制器)
SYM53C895 PCI to Ultra2 SCSI I/O Processor with LVD(Low Voltage Differential Link)Universal Transceivers(PCI與Ultra2 SCSI I/O接口處理器(帶低電壓差分連接通用收發(fā)器))
SYM53C896 PCI to Dual Channel Ultra2 SCSI Multifunction Controller(PCI與雙通道Ultra2 SCSI連接多功能控制器)
SYMFC909 Fibre Channel Protocol Controller(光纖通道協(xié)議控制器)
T-13811 T1/CEPT Telecom Applications
相關(guān)代理商/技術(shù)參數(shù)
參數(shù)描述
SYM53C876E(PBGA) 制造商:未知廠家 制造商全稱:未知廠家 功能描述:SCSI Bus Interface/Controller
SYM53C876E(PQFP) 制造商:未知廠家 制造商全稱:未知廠家 功能描述:SCSI Bus Interface/Controller
SYM53C885 制造商:未知廠家 制造商全稱:未知廠家 功能描述:Telecommunication IC
SYM53C896 制造商:未知廠家 制造商全稱:未知廠家 功能描述:BUS CONTROLLER
SYM-63LH+ 制造商:MINI 制造商全稱:Mini-Circuits 功能描述:Frequency Mixer