19-4750; Rev 1; 07/11 96 of 194 B. Field Name Addr (A:) Bit [x:y] Type Description BDSR2. A:00D4h Bundle Decap S" />
參數(shù)資料
型號: DS34S132GN+
廠商: Maxim Integrated Products
文件頁數(shù): 191/194頁
文件大?。?/td> 0K
描述: IC TDM OVER PACKET 676-BGA
產(chǎn)品培訓(xùn)模塊: Lead (SnPb) Finish for COTS
Obsolescence Mitigation Program
標(biāo)準(zhǔn)包裝: 40
功能: TDM-over-Packet(TDMoP)
接口: TDMoP
電路數(shù): 1
電源電壓: 1.8V, 3.3V
工作溫度: -40°C ~ 85°C
安裝類型: 表面貼裝
封裝/外殼: 676-BGA
供應(yīng)商設(shè)備封裝: 676-PBGA(27x27)
包裝: 管件
其它名稱: 90-34S13+2N0
第1頁第2頁第3頁第4頁第5頁第6頁第7頁第8頁第9頁第10頁第11頁第12頁第13頁第14頁第15頁第16頁第17頁第18頁第19頁第20頁第21頁第22頁第23頁第24頁第25頁第26頁第27頁第28頁第29頁第30頁第31頁第32頁第33頁第34頁第35頁第36頁第37頁第38頁第39頁第40頁第41頁第42頁第43頁第44頁第45頁第46頁第47頁第48頁第49頁第50頁第51頁第52頁第53頁第54頁第55頁第56頁第57頁第58頁第59頁第60頁第61頁第62頁第63頁第64頁第65頁第66頁第67頁第68頁第69頁第70頁第71頁第72頁第73頁第74頁第75頁第76頁第77頁第78頁第79頁第80頁第81頁第82頁第83頁第84頁第85頁第86頁第87頁第88頁第89頁第90頁第91頁第92頁第93頁第94頁第95頁第96頁第97頁第98頁第99頁第100頁第101頁第102頁第103頁第104頁第105頁第106頁第107頁第108頁第109頁第110頁第111頁第112頁第113頁第114頁第115頁第116頁第117頁第118頁第119頁第120頁第121頁第122頁第123頁第124頁第125頁第126頁第127頁第128頁第129頁第130頁第131頁第132頁第133頁第134頁第135頁第136頁第137頁第138頁第139頁第140頁第141頁第142頁第143頁第144頁第145頁第146頁第147頁第148頁第149頁第150頁第151頁第152頁第153頁第154頁第155頁第156頁第157頁第158頁第159頁第160頁第161頁第162頁第163頁第164頁第165頁第166頁第167頁第168頁第169頁第170頁第171頁第172頁第173頁第174頁第175頁第176頁第177頁第178頁第179頁第180頁第181頁第182頁第183頁第184頁第185頁第186頁第187頁第188頁第189頁第190頁當(dāng)前第191頁第192頁第193頁第194頁
DS34S132 DATA SHEET
19-4750; Rev 1; 07/11
96 of 194
B. Field
Name
Addr (A:)
Bit [x:y] Type
Description
BDSR2.
A:00D4h
Bundle Decap Status Register 2. Default: 0x00.00.00.00
RSVD
[31:20]
Reserved.
JBEC
[19:0] rld-cnr-nc
Jitter Buffer Event Count = # SAT/CES RXP packet stream defect events.
PC.CR21.JBECC selects which defect conditions are counted. BDSR1.PDC and
BDSR2.JBEC can be programmed to count the same or different conditions. Not
valid for Clock Only Bundles. For HDLC Bundles only Overruns can be counted.
BDSR3.
A:00D8h
Bundle Decap Status Register 3. Default: 0x00.00.00.00
RSVD
[31]
Reserved.
JBLL
[30:16] rld-cor-_
Jitter Buffer Low Level = lowest Jitter Buffer fill level since last read. A read
operation forces JBLL = “all ones” until next Jitter Buffer current level available.
When Underrun is reached, the value remains zero until it is read by the CPU.
The # JBLL bits is equal to the # JBCL bits (not valid for HDLC or Clock Only).
RSVD
[15]
Reserved.
JBHL
[14:0] rld-cor-_
Jitter Buffer High Level = highest Jitter Buffer fill level since last read (not valid
for HDLC or Clock Only). A read operation forces JBLL = “all zeros” until next
Jitter Buffer current level available. When Overrun is reached, JBHL =
B.BCDR5.MJBS until read by CPU. The # JBHL bits is equal to the # JBCL bits.
BDSR4.
A:00DCh
Bundle Decap Status Register 4. Default: 0x00.00.00.00
GPRXC
[31:0] rld-cnr-nc
Good Packet RXP Count = # received good RXP packets (all Bundle types)
BDSR5.
A:00E0h
Bundle Decap Status Register 5. Default: 0x00.00.00.00
SCJPC
[31:0] rld-cnr-nc
SAT/CES Jumped/Lost Packet Count indicates how many Jumped or Lost
Sequence # conditions have been detected (according to G.GCR.JLPC).
SAT/CES Bundles – accumulated difference between expected and received
packet Sequence #. Total Missing Packets can be calculated with:
Total Missing Packets = Jumped Packets – Re-ordered Packets
= (B.BSDR5.SCJPC – B.BSDR6.SCRPC)
HDLC Bundles (Jumped Count only) – accumulated difference between expected
and received packet Sequence # for difference < 32,768 (see B.BSDR6.SCRPC).
BDSR6.
A:00E4h
Bundle Decap Status Register 6. Default: 0x00.00.00.00
RSVD
[31:20]
Reserved.
SCRPC
[19:0] rld-cnr-nc
SAT/CES Reordered/Duplicate Packet Count indicates how many Re-ordered
or Duplicate packet conditions have been detected (according to G.GCR.RDPC).
SAT/CES Bundles - # successfully Re-ordered or Duplicate packet events.
HDLC Bundles - # RXP packet with a Sequence Number Jump > 32,767.
BDSR7.
A:00E8h
Bundle Decap Status Register 7. Default: 0x00.00.00.00
RSVD
[31:24]
Reserved.
SCPSES
L
[23] rld-cor-_
SAT/CES Payload Size/Sequence Error Status Latch.
SAT Bundles: “1” = 1 or more RXP packets with payload size ≠ B.BCDR1.PMS
CES Bundles: “1” = 1 or more RXP packets with payload size ≠ B.BCDR1.PMS
(for CES with CAS this test function includes the expected CAS Signaling bytes).
HDLC Bundles “1” = 1 or more RXP packets with late or early Sequence Number
Jump > 32,768.
相關(guān)PDF資料
PDF描述
DS34T102GN+ IC TDM OVER PACKET 484TEBGA
DS3501U+H IC POT NV 128POS HV 10-USOP
DS3502U+ IC POT DGTL NV 128TAP 10-MSOP
DS3503U+ IC POT DGTL NV 128TAP 10-MSOP
DS3897MX IC TXRX BTL TRAPEZIODAL 20-SOIC
相關(guān)代理商/技術(shù)參數(shù)
參數(shù)描述
DS34S132GN+ 功能描述:通信集成電路 - 若干 32Port TDM-Over-Pack Transport Device RoHS:否 制造商:Maxim Integrated 類型:Transport Devices 封裝 / 箱體:TECSBGA-256 數(shù)據(jù)速率:100 Mbps 電源電壓-最大:1.89 V, 3.465 V 電源電壓-最小:1.71 V, 3.135 V 電源電流:50 mA, 225 mA 最大工作溫度:+ 85 C 最小工作溫度:- 40 C 封裝:Tube
DS34S132GNA2+ 功能描述:通信集成電路 - 若干 32Port TDM-Over-Pack Transport Device RoHS:否 制造商:Maxim Integrated 類型:Transport Devices 封裝 / 箱體:TECSBGA-256 數(shù)據(jù)速率:100 Mbps 電源電壓-最大:1.89 V, 3.465 V 電源電壓-最小:1.71 V, 3.135 V 電源電流:50 mA, 225 mA 最大工作溫度:+ 85 C 最小工作溫度:- 40 C 封裝:Tube
DS34T101 制造商:MAXIM 制造商全稱:Maxim Integrated Products 功能描述:Single/Dual/Quad/Octal TDM-over-Packet Chip
DS34T101_08 制造商:MAXIM 制造商全稱:Maxim Integrated Products 功能描述:Single/Dual/Quad/Octal TDM-over-Packet Chip
DS34T101_09 制造商:MAXIM 制造商全稱:Maxim Integrated Products 功能描述:Single/Dual/Quad/Octal TDM-over-Packet Chip