19-4750; Rev 1; 07/11 113 of 194 PC. Field Name Addr (A:) Bit [x:y] Type Description CR14. A:0334h Configuration" />
參數(shù)資料
型號(hào): DS34S132GN+
廠商: Maxim Integrated Products
文件頁數(shù): 17/194頁
文件大小: 0K
描述: IC TDM OVER PACKET 676-BGA
產(chǎn)品培訓(xùn)模塊: Lead (SnPb) Finish for COTS
Obsolescence Mitigation Program
標(biāo)準(zhǔn)包裝: 40
功能: TDM-over-Packet(TDMoP)
接口: TDMoP
電路數(shù): 1
電源電壓: 1.8V, 3.3V
工作溫度: -40°C ~ 85°C
安裝類型: 表面貼裝
封裝/外殼: 676-BGA
供應(yīng)商設(shè)備封裝: 676-PBGA(27x27)
包裝: 管件
其它名稱: 90-34S13+2N0
第1頁第2頁第3頁第4頁第5頁第6頁第7頁第8頁第9頁第10頁第11頁第12頁第13頁第14頁第15頁第16頁當(dāng)前第17頁第18頁第19頁第20頁第21頁第22頁第23頁第24頁第25頁第26頁第27頁第28頁第29頁第30頁第31頁第32頁第33頁第34頁第35頁第36頁第37頁第38頁第39頁第40頁第41頁第42頁第43頁第44頁第45頁第46頁第47頁第48頁第49頁第50頁第51頁第52頁第53頁第54頁第55頁第56頁第57頁第58頁第59頁第60頁第61頁第62頁第63頁第64頁第65頁第66頁第67頁第68頁第69頁第70頁第71頁第72頁第73頁第74頁第75頁第76頁第77頁第78頁第79頁第80頁第81頁第82頁第83頁第84頁第85頁第86頁第87頁第88頁第89頁第90頁第91頁第92頁第93頁第94頁第95頁第96頁第97頁第98頁第99頁第100頁第101頁第102頁第103頁第104頁第105頁第106頁第107頁第108頁第109頁第110頁第111頁第112頁第113頁第114頁第115頁第116頁第117頁第118頁第119頁第120頁第121頁第122頁第123頁第124頁第125頁第126頁第127頁第128頁第129頁第130頁第131頁第132頁第133頁第134頁第135頁第136頁第137頁第138頁第139頁第140頁第141頁第142頁第143頁第144頁第145頁第146頁第147頁第148頁第149頁第150頁第151頁第152頁第153頁第154頁第155頁第156頁第157頁第158頁第159頁第160頁第161頁第162頁第163頁第164頁第165頁第166頁第167頁第168頁第169頁第170頁第171頁第172頁第173頁第174頁第175頁第176頁第177頁第178頁第179頁第180頁第181頁第182頁第183頁第184頁第185頁第186頁第187頁第188頁第189頁第190頁第191頁第192頁第193頁第194頁
DS34S132 DATA SHEET
19-4750; Rev 1; 07/11
113 of 194
PC. Field
Name
Addr (A:)
Bit [x:y] Type
Description
CR14.
A:0334h
Configuration Register 14. Default: 0x00.00.00.00
IV6A2B
[31:0] rwc-_-_
IPv6 Address 2 B-bits programs bits 32 to 63 of the 2nd 128-bit IPv6 Destination
Address.
CR15.
A:0338h
Configuration Register 15. Default: 0x00.00.00.00
IV6A2C
[31:0] rwc-_-_
IPv6 Address 2 C-bits programs bits 64 to 95 of the 2nd 128-bit IPv6 Destination
Address.
CR16.
A:033Ch
Configuration Register 16. Default: 0x00.00.00.00
IV6A2D
[31:0] rwc-_-_
IPv6 Address 2 D-bits programs bits 96 to 127 of the 2nd 128-bit IPv6 Destination
Address.
CR17.
A:0340h
Configuration Register 17. Default: 0x00.00.00.00
MA1B
[31:0] rwc-_-_
MAC Address 1 B-bits programs bits 16 to 47 of the 1st 48-bit Ethernet
Destination Address.
CR18.
A:0344h
Configuration Register 18. Default: 0x00.00.00.00
MA1A
[31:16] rwc-_-_
MAC Address 1 A-bits programs bits 0 to 15 of the 1st 48-bit Ethernet
Destination Address.
MA2A
[15:0] rwc-_-_
MAC Address 2 A-bits programs bits 0 to 15 of the 2nd 48-bit Ethernet
Destination Address.
CR19.
A:0348h
Configuration Register 19. Default: 0x00.00.00.00
MA2B
[31:0] rwc-_-_
MAC Address 2 B-bits programs bits 16 to 47 of the 2nd 48-bit Ethernet
Destination Address.
CR20.
A:034Ch
Configuration Register 20. Default: 0x00.00.00.00
CDET
[31:16] rwc-_-_
CPU Destination Ether Type programs the Ethernet Type field value that is used
to identify “CPU Destination Ethernet Type” packets.
UBIDM
[15:0] rwc-_-_
UDP Bundle ID Mask selects which of the 16 LSB of a received UDP BID or
OAM BID are tested for a match (“1” = test for match; “0” = ignore bit). For 32-bit
UDP BIDs and 0AM BIDs the 16 MSB are always tested.
CR21.
A:0350h
Configuration Register 21. Default: 0x00.00.00.03
RSVD
[31:8]
Reserved.
PDCC
[7:4] rwc-_-_
Packet stream Defect Count Control selects which Jitter Buffer fill defect
conditions are counted by G.BDSR1.PDC (one bit per defect function; 1 = enable;
any combination can be enabled): Too Early (bit 7), Too Late (bit 6), Overrun (bit
5), Underrun (bit 4). The Overrun level is programmed using B.BCDR5.MJBS.
JBECC
[3:0] rwc-_-_
Jitter Buffer Event Count Control selects which Jitter Buffer fill defect conditions
are counted by G.BDSR2.JBEC (one bit per defect function; 1 = enable; any
combination can be enabled): Too Early (bit 7), Too Late (bit 6), Overrun (bit 5),
Underrun (bit 4). The Overrun level is programmed using B.BCDR5.MJBS.
10.3.4.2 Packet Classifier Status Register Latches (PC.)
Table 10-14. Packet Classifier Register Latches (PC.)
PC. Field
Name
Addr (A:)
Bit [x:y] Type
Description
SRL.
A:0360h
Status Register Latch. Default: 0x00.00.00.00
RSVD
[31:8]
Reserved.
VMDSL
[7] rls-crw-i3
VLAN Mismatch Discard Status Latch = “1” indicates 1 or more RXP packets
have been received with an Outer VLAN TPID that matched PC.CR3.VOTPID, but
the Inner VLAN TPID did not match PC.CR3.VITPID.
相關(guān)PDF資料
PDF描述
DS34T102GN+ IC TDM OVER PACKET 484TEBGA
DS3501U+H IC POT NV 128POS HV 10-USOP
DS3502U+ IC POT DGTL NV 128TAP 10-MSOP
DS3503U+ IC POT DGTL NV 128TAP 10-MSOP
DS3897MX IC TXRX BTL TRAPEZIODAL 20-SOIC
相關(guān)代理商/技術(shù)參數(shù)
參數(shù)描述
DS34S132GN+ 功能描述:通信集成電路 - 若干 32Port TDM-Over-Pack Transport Device RoHS:否 制造商:Maxim Integrated 類型:Transport Devices 封裝 / 箱體:TECSBGA-256 數(shù)據(jù)速率:100 Mbps 電源電壓-最大:1.89 V, 3.465 V 電源電壓-最小:1.71 V, 3.135 V 電源電流:50 mA, 225 mA 最大工作溫度:+ 85 C 最小工作溫度:- 40 C 封裝:Tube
DS34S132GNA2+ 功能描述:通信集成電路 - 若干 32Port TDM-Over-Pack Transport Device RoHS:否 制造商:Maxim Integrated 類型:Transport Devices 封裝 / 箱體:TECSBGA-256 數(shù)據(jù)速率:100 Mbps 電源電壓-最大:1.89 V, 3.465 V 電源電壓-最小:1.71 V, 3.135 V 電源電流:50 mA, 225 mA 最大工作溫度:+ 85 C 最小工作溫度:- 40 C 封裝:Tube
DS34T101 制造商:MAXIM 制造商全稱:Maxim Integrated Products 功能描述:Single/Dual/Quad/Octal TDM-over-Packet Chip
DS34T101_08 制造商:MAXIM 制造商全稱:Maxim Integrated Products 功能描述:Single/Dual/Quad/Octal TDM-over-Packet Chip
DS34T101_09 制造商:MAXIM 制造商全稱:Maxim Integrated Products 功能描述:Single/Dual/Quad/Octal TDM-over-Packet Chip