參數(shù)資料
型號(hào): 18F258
廠商: Microchip Technology Inc.
英文描述: 28/40/44-Pin Enhanced Flash Microcontrollers with ECAN Technology, 10-Bit A/D and nanoWatt Technology
中文描述: 28/40/44-Pin增強(qiáng)型閃存微控制器與ECAN技術(shù),10位A / D和納瓦技術(shù)
文件頁數(shù): 478/484頁
文件大小: 8617K
代理商: 18F258
第1頁第2頁第3頁第4頁第5頁第6頁第7頁第8頁第9頁第10頁第11頁第12頁第13頁第14頁第15頁第16頁第17頁第18頁第19頁第20頁第21頁第22頁第23頁第24頁第25頁第26頁第27頁第28頁第29頁第30頁第31頁第32頁第33頁第34頁第35頁第36頁第37頁第38頁第39頁第40頁第41頁第42頁第43頁第44頁第45頁第46頁第47頁第48頁第49頁第50頁第51頁第52頁第53頁第54頁第55頁第56頁第57頁第58頁第59頁第60頁第61頁第62頁第63頁第64頁第65頁第66頁第67頁第68頁第69頁第70頁第71頁第72頁第73頁第74頁第75頁第76頁第77頁第78頁第79頁第80頁第81頁第82頁第83頁第84頁第85頁第86頁第87頁第88頁第89頁第90頁第91頁第92頁第93頁第94頁第95頁第96頁第97頁第98頁第99頁第100頁第101頁第102頁第103頁第104頁第105頁第106頁第107頁第108頁第109頁第110頁第111頁第112頁第113頁第114頁第115頁第116頁第117頁第118頁第119頁第120頁第121頁第122頁第123頁第124頁第125頁第126頁第127頁第128頁第129頁第130頁第131頁第132頁第133頁第134頁第135頁第136頁第137頁第138頁第139頁第140頁第141頁第142頁第143頁第144頁第145頁第146頁第147頁第148頁第149頁第150頁第151頁第152頁第153頁第154頁第155頁第156頁第157頁第158頁第159頁第160頁第161頁第162頁第163頁第164頁第165頁第166頁第167頁第168頁第169頁第170頁第171頁第172頁第173頁第174頁第175頁第176頁第177頁第178頁第179頁第180頁第181頁第182頁第183頁第184頁第185頁第186頁第187頁第188頁第189頁第190頁第191頁第192頁第193頁第194頁第195頁第196頁第197頁第198頁第199頁第200頁第201頁第202頁第203頁第204頁第205頁第206頁第207頁第208頁第209頁第210頁第211頁第212頁第213頁第214頁第215頁第216頁第217頁第218頁第219頁第220頁第221頁第222頁第223頁第224頁第225頁第226頁第227頁第228頁第229頁第230頁第231頁第232頁第233頁第234頁第235頁第236頁第237頁第238頁第239頁第240頁第241頁第242頁第243頁第244頁第245頁第246頁第247頁第248頁第249頁第250頁第251頁第252頁第253頁第254頁第255頁第256頁第257頁第258頁第259頁第260頁第261頁第262頁第263頁第264頁第265頁第266頁第267頁第268頁第269頁第270頁第271頁第272頁第273頁第274頁第275頁第276頁第277頁第278頁第279頁第280頁第281頁第282頁第283頁第284頁第285頁第286頁第287頁第288頁第289頁第290頁第291頁第292頁第293頁第294頁第295頁第296頁第297頁第298頁第299頁第300頁第301頁第302頁第303頁第304頁第305頁第306頁第307頁第308頁第309頁第310頁第311頁第312頁第313頁第314頁第315頁第316頁第317頁第318頁第319頁第320頁第321頁第322頁第323頁第324頁第325頁第326頁第327頁第328頁第329頁第330頁第331頁第332頁第333頁第334頁第335頁第336頁第337頁第338頁第339頁第340頁第341頁第342頁第343頁第344頁第345頁第346頁第347頁第348頁第349頁第350頁第351頁第352頁第353頁第354頁第355頁第356頁第357頁第358頁第359頁第360頁第361頁第362頁第363頁第364頁第365頁第366頁第367頁第368頁第369頁第370頁第371頁第372頁第373頁第374頁第375頁第376頁第377頁第378頁第379頁第380頁第381頁第382頁第383頁第384頁第385頁第386頁第387頁第388頁第389頁第390頁第391頁第392頁第393頁第394頁第395頁第396頁第397頁第398頁第399頁第400頁第401頁第402頁第403頁第404頁第405頁第406頁第407頁第408頁第409頁第410頁第411頁第412頁第413頁第414頁第415頁第416頁第417頁第418頁第419頁第420頁第421頁第422頁第423頁第424頁第425頁第426頁第427頁第428頁第429頁第430頁第431頁第432頁第433頁第434頁第435頁第436頁第437頁第438頁第439頁第440頁第441頁第442頁第443頁第444頁第445頁第446頁第447頁第448頁第449頁第450頁第451頁第452頁第453頁第454頁第455頁第456頁第457頁第458頁第459頁第460頁第461頁第462頁第463頁第464頁第465頁第466頁第467頁第468頁第469頁第470頁第471頁第472頁第473頁第474頁第475頁第476頁第477頁當(dāng)前第478頁第479頁第480頁第481頁第482頁第483頁第484頁
PIC18F2480/2580/4480/4580
DS39637A-page 476
Preliminary
2004 Microchip Technology Inc.
Special Function Registers ................................................71
Map ......................................................................71–76
SPI Mode (MSSP)
Associated Registers ...............................................195
Bus Mode Compatibility ...........................................195
Effects of a Reset .....................................................195
Enabling SPI I/O ......................................................191
Master Mode ............................................................192
Master/Slave Connection .........................................191
Operation .................................................................190
Operation in Power Managed Modes ......................195
Serial Clock ..............................................................187
Serial Data In ...........................................................187
Serial Data Out ........................................................187
Slave Mode ..............................................................193
Slave Select .............................................................187
Slave Select Synchronization ..................................193
SPI Clock .................................................................192
Typical Connection ..................................................191
SS ....................................................................................187
SSPOV .............................................................................217
SSPOV Status Flag ..........................................................217
SSPSTAT Register
R/W Bit .............................................................200, 201
Stack Full/Underflow Resets ..............................................64
Status Register ...................................................................88
SUBFSR ...........................................................................407
SUBFWB ..........................................................................396
SUBLW ............................................................................397
SUBULNK ........................................................................407
SUBWF ............................................................................397
SUBWFB ..........................................................................398
SWAPF ............................................................................398
T
Table Pointer Operations (table) ........................................98
Table Reads/Table Writes ..................................................64
TBLRD .............................................................................399
TBLWT .............................................................................400
Time-out in Various Situations (table) ................................45
Timer0 ..............................................................................147
16-Bit Mode Reads and Writes ................................148
Associated Registers ...............................................149
Clock Source Edge Select (T0SE Bit) ......................148
Clock Source Select (T0CS Bit) ...............................148
Operation .................................................................148
Overflow Interrupt ....................................................149
Prescaler.
See
Prescaler, Timer0.
Timer1 ..............................................................................151
16-Bit Read/Write Mode ...........................................153
Associated Registers ...............................................155
Interrupt ....................................................................154
Operation .................................................................152
Oscillator ..........................................................151, 153
Oscillator Layout Considerations .............................154
Overflow Interrupt ....................................................151
Resetting, Using a Special Event
Trigger Output (CCP) .......................................154
Special Event Trigger (ECCP) .................................174
TMR1H Register ......................................................151
TMR1L Register .......................................................151
Use as a Real-Time Clock .......................................154
Timer2 .............................................................................. 157
Associated Registers ............................................... 158
Interrupt ................................................................... 158
Operation ................................................................. 157
Output ...................................................................... 158
PR2 Register ................................................... 169, 175
TMR2 to PR2 Match Interrupt .......................... 169, 175
Timer3 .............................................................................. 159
16-Bit Read/Write Mode .......................................... 161
Associated Registers ............................................... 161
Operation ................................................................. 160
Oscillator .......................................................... 159, 161
Overflow Interrupt ............................................ 159, 161
Special Event Trigger (CCP) ................................... 161
TMR3H Register ...................................................... 159
TMR3L Register ....................................................... 159
Timing Diagrams
A/D Conversion ........................................................ 451
Acknowledge Sequence .......................................... 220
Asynchronous Reception ......................................... 239
Asynchronous Transmission .................................... 237
Asynchronous Transmission (Back to Back) ........... 237
Automatic Baud Rate Calculation ............................ 235
Auto-Wake-up Bit (WUE) During
Normal Operation ............................................ 240
Auto-Wake-up Bit (WUE) During Sleep ................... 240
Baud Rate Generator with Clock Arbitration ............ 214
BRG Overflow Sequence ......................................... 235
BRG Reset Due to SDA Arbitration
During Start Condition ..................................... 223
Brown-out Reset (BOR) ........................................... 437
Bus Collision During a Repeated
Start Condition (Case 1) .................................. 224
Bus Collision During a Repeated
Start Condition (Case 2) .................................. 224
Bus Collision During a Start Condition
(SCL = 0) ......................................................... 223
Bus Collision During a Start Condition
(SDA only) ....................................................... 222
Bus Collision During a Stop Condition
(Case 1) ........................................................... 225
Bus Collision During a Stop Condition
(Case 2) ........................................................... 225
Bus Collision for Transmit and Acknowledge .......... 221
Capture/Compare/PWM (CCP) ............................... 439
CLKO and I/O .......................................................... 436
Clock Synchronization ............................................. 207
EUSART Synchronous Receive
(Master/Slave) ................................................. 449
EUSART Synchronous Transmission
(Master/Slave) ................................................. 449
Example SPI Master Mode (CKE = 0) ..................... 441
Example SPI Master Mode (CKE = 1) ..................... 442
Example SPI Slave Mode (CKE = 0) ....................... 443
Example SPI Slave Mode (CKE = 1) ....................... 444
External Clock (All Modes except PLL) ................... 434
Fail-Safe Clock Monitor ........................................... 356
First Start Bit Timing ................................................ 215
Full-Bridge PWM Output .......................................... 179
Half-Bridge PWM Output ......................................... 178
High/Low-Voltage Detect (VDIRMAG = 0) ............... 269
High/Low-Voltage Detect (VDIRMAG = 1) ............... 270
相關(guān)PDF資料
PDF描述
18TQ CAT6 SOL PC PVC YEL 2OFT PVC SOLID PATCH CORD
18TQ035 SCHOTTKY RECTIFIER
18TQ040 SCHOTTKY RECTIFIER
18TQ045 SCHOTTKY RECTIFIER
18TQ035S CAT6 SOL PC PVC YEL 25FT PVC SOLID PATCH CORD
相關(guān)代理商/技術(shù)參數(shù)
參數(shù)描述
18-F40-10 制造商:ARIES 制造商全稱:Aries Electronics, Inc. 功能描述:Thru-Hole .040 [1.02] Female DIP Strips
18-F40-10TL 制造商:ARIES 制造商全稱:Aries Electronics, Inc. 功能描述:Thru-Hole .040 [1.02] Female DIP Strips
18F4580-I/PT 制造商: 功能描述: 制造商:undefined 功能描述:
18FAN1585_ZBA3026B WAF 制造商:Fairchild Semiconductor Corporation 功能描述:
18FAN1951_ZAA3026B WAF 制造商:Fairchild Semiconductor Corporation 功能描述: