參數資料
型號: MPC106
廠商: Motorola, Inc.
英文描述: 32-Bit Microprocessor(32位微處理器)
中文描述: 32位微處理器(32位微處理器)
文件頁數: 389/398頁
文件大?。?/td> 1112K
代理商: MPC106
第1頁第2頁第3頁第4頁第5頁第6頁第7頁第8頁第9頁第10頁第11頁第12頁第13頁第14頁第15頁第16頁第17頁第18頁第19頁第20頁第21頁第22頁第23頁第24頁第25頁第26頁第27頁第28頁第29頁第30頁第31頁第32頁第33頁第34頁第35頁第36頁第37頁第38頁第39頁第40頁第41頁第42頁第43頁第44頁第45頁第46頁第47頁第48頁第49頁第50頁第51頁第52頁第53頁第54頁第55頁第56頁第57頁第58頁第59頁第60頁第61頁第62頁第63頁第64頁第65頁第66頁第67頁第68頁第69頁第70頁第71頁第72頁第73頁第74頁第75頁第76頁第77頁第78頁第79頁第80頁第81頁第82頁第83頁第84頁第85頁第86頁第87頁第88頁第89頁第90頁第91頁第92頁第93頁第94頁第95頁第96頁第97頁第98頁第99頁第100頁第101頁第102頁第103頁第104頁第105頁第106頁第107頁第108頁第109頁第110頁第111頁第112頁第113頁第114頁第115頁第116頁第117頁第118頁第119頁第120頁第121頁第122頁第123頁第124頁第125頁第126頁第127頁第128頁第129頁第130頁第131頁第132頁第133頁第134頁第135頁第136頁第137頁第138頁第139頁第140頁第141頁第142頁第143頁第144頁第145頁第146頁第147頁第148頁第149頁第150頁第151頁第152頁第153頁第154頁第155頁第156頁第157頁第158頁第159頁第160頁第161頁第162頁第163頁第164頁第165頁第166頁第167頁第168頁第169頁第170頁第171頁第172頁第173頁第174頁第175頁第176頁第177頁第178頁第179頁第180頁第181頁第182頁第183頁第184頁第185頁第186頁第187頁第188頁第189頁第190頁第191頁第192頁第193頁第194頁第195頁第196頁第197頁第198頁第199頁第200頁第201頁第202頁第203頁第204頁第205頁第206頁第207頁第208頁第209頁第210頁第211頁第212頁第213頁第214頁第215頁第216頁第217頁第218頁第219頁第220頁第221頁第222頁第223頁第224頁第225頁第226頁第227頁第228頁第229頁第230頁第231頁第232頁第233頁第234頁第235頁第236頁第237頁第238頁第239頁第240頁第241頁第242頁第243頁第244頁第245頁第246頁第247頁第248頁第249頁第250頁第251頁第252頁第253頁第254頁第255頁第256頁第257頁第258頁第259頁第260頁第261頁第262頁第263頁第264頁第265頁第266頁第267頁第268頁第269頁第270頁第271頁第272頁第273頁第274頁第275頁第276頁第277頁第278頁第279頁第280頁第281頁第282頁第283頁第284頁第285頁第286頁第287頁第288頁第289頁第290頁第291頁第292頁第293頁第294頁第295頁第296頁第297頁第298頁第299頁第300頁第301頁第302頁第303頁第304頁第305頁第306頁第307頁第308頁第309頁第310頁第311頁第312頁第313頁第314頁第315頁第316頁第317頁第318頁第319頁第320頁第321頁第322頁第323頁第324頁第325頁第326頁第327頁第328頁第329頁第330頁第331頁第332頁第333頁第334頁第335頁第336頁第337頁第338頁第339頁第340頁第341頁第342頁第343頁第344頁第345頁第346頁第347頁第348頁第349頁第350頁第351頁第352頁第353頁第354頁第355頁第356頁第357頁第358頁第359頁第360頁第361頁第362頁第363頁第364頁第365頁第366頁第367頁第368頁第369頁第370頁第371頁第372頁第373頁第374頁第375頁第376頁第377頁第378頁第379頁第380頁第381頁第382頁第383頁第384頁第385頁第386頁第387頁第388頁當前第389頁第390頁第391頁第392頁第393頁第394頁第395頁第396頁第397頁第398頁
MOTOROLA
Index
Index-3
INDEX
accessing registers,
3-15
3-18
alternate OS-visible parameters registers,
3-63
ECC single-bit error registers,
3-29
,
9-7
emulation support,
3-1
,
3-64
,
7-27
error detection registers,
3-32
,
9-6
error enabling registers,
3-30
,
9-6
error status registers,
3-34
,
7-25
external configuration registers,
3-67
memory bank enable register,
3-40
,
6-10
memory boundary registers,
3-36
3-40
,
6-10
memory control configuration registers,
3-42
,
6-2
memory interface configuration registers,
3-36
memory page mode register,
3-41
modified memory status register,
3-66
PCI command register,
3-23
,
7-16
PCI status register,
3-24
,
7-16
power management registers,
3-26
3-28
,
A-1
processor interface configuration registers,
3-51
register access,
3-15
3-18
reserved
bits,
3-15
summary of registers, list,
3-19
configuration signals,
2-43
configuration space
MPC106 configuration space,
3-21
PCI addressing,
7-7
PCI configuration
configuration cycles
CONFIG_ADDR register,
3-8
,
3-15
,
7-17
CONFIG_DATA register,
3-8
,
3-15
,
7-18
configuration space header,
7-15
type 0 and 1 accesses,
7-16
configuration header summary,
3-22
,
7-16
Conventions,
xxviii
CS
n
(SDRAM command select) signals,
2-28
D
Data bus, 60x
address tenure timing configuration,
4-19
arbitration signals,
4-7
bus arbitration,
4-18
bus transaction errors,
4-20
,
9-6
data
tenure
bus protocol overview,
4-6
operations,
4-18
data transfer,
4-14
,
4-19
shared data bus,
8-2
termination by TEA,
4-19
,
9-10
Data transfers, 60x
alignment,
4-14
burst ordering,
4-14
normal termination,
4-19
DBGL2 (external L2 data bus grant) signal,
2-24
,
5-43
DBGLB (data bus grant local bus slave) signal,
2-
12
,
4-21
DBG
n
(data bus grant) signals,
2-12
,
2-26
,
3-1
,
4-7
DCS (data RAM chip select) signal,
2-21
,
5-3
5-6
Device drivers
modifying for power management,
A-8
posted writes,
8-5
DEVSEL (device select) signal,
2-35
,
7-7
DH
n
/DL
n
(data bus) signals,
2-13
,
6-7
Direct-store access,
4-20
DIRTY_IN signal,
2-21
,
5-10
DIRTY_OUT signal,
2-22
,
5-10
Disconnect
,
7-2
,
7-12
,
8-4
DOE (data RAM output enable) signal,
2-22
,
3-62
,
5-
26
Doze mode,
1-6
,
6-28
,
A-3
DQM
n
(SDRAM data qualifier) signals,
2-29
DRAM/EDO interface
burst wrap,
6-19
CAS
n
for byte lane selection,
6-9
DRAM system with parity, 16 Mbyte,
6-8
ECC single-bit error description,
6-22
interface operation,
6-7
interface timing,
6-12
latency,
6-19
memory configurations supported,
6-9
organizations supported,
6-8
page mode retention,
6-20
parity support,
6-21
,
6-55
power-on initialization,
6-10
programmable parameters,
3-36
,
6-10
refresh,
6-26
RMW parity,
6-21
,
6-55
SDRAM page mode retention,
6-43
suggested DRAM timing configurations,
6-13
timing parameters,
6-13
use in MPC106,
6-1
see also
Memory interface
DWE
n
(data RAM write enable) signals,
2-22
,
5-3
E
ECC single-bit error
additional errors,
6-22
description,
6-22
registers,
3-29
,
9-7
Emulation mode
address map overview,
3-11
emulation support,
7-27
ESCR1/ESCR2 registers,
3-1
,
3-64
,
7-27
L2 cache and vector relocation,
5-12
ErrDR1/ErrDR2 (error detection) registers,
3-32
,
7-
25
,
9-6
ErrEnR1/ErrEnR2 (error enabling) registers,
3-30
,
9-6
Errors
error detection registers,
3-32
,
7-25
,
9-6
error enabling registers,
3-30
,
9-6
相關PDF資料
PDF描述
MPC107 32-Bit Microprocessor(32位微處理器)
MPC505 Highly Integrated, Low-Power, 32-Bit Microcontroller
MPC509 Highly Integrated, Low-Power, 32-Bit Microcontroller
MPC5200BV400 MPC5200 Hardware Specifications
MPC5200CBV266 MPC5200 Hardware Specifications
相關代理商/技術參數
參數描述
MPC106ARX66CE 制造商:MOTOROLA 制造商全稱:Motorola, Inc 功能描述:PCI Bridge/Memory Controller
MPC106ARX66CG 制造商:Freescale Semiconductor 功能描述: 制造商:Motorola Inc 功能描述:
MPC106ARX66DE 制造商:MOTOROLA 制造商全稱:Motorola, Inc 功能描述:PCI Bridge/Memory Controller
MPC106ARX66DG 制造商:MOTOROLA 制造商全稱:Motorola, Inc 功能描述:PCI Bridge/Memory Controller
MPC106ARX66TE 制造商:MOTOROLA 制造商全稱:Motorola, Inc 功能描述:PCI Bridge/Memory Controller