參數(shù)資料
型號: MC68EC060RC50
廠商: Freescale Semiconductor
文件頁數(shù): 68/128頁
文件大?。?/td> 0K
描述: IC MPU 32BIT 50MHZ 206-PGA
標準包裝: 10
系列: M680x0
處理器類型: M680x0 32-位
速度: 50MHz
電壓: 3.3V
安裝類型: 通孔
封裝/外殼: 206-BEPGA
供應商設備封裝: 206-PGA(47.25x47.25)
包裝: 托盤
Introduction
1-20
M68060 USER’S MANUAL
MOTOROLA
ORI to SR
If supervisor state
then Source V SR SR
else TRAP
ORI #<data>,SR
PACK
Source (Unpacked BCD) + adjustment
Destination (Packed BCD)
PACK –(Ax),–(Ay),#(adjustment)
PACK Dx,Dy,#(adjustment)
PEA
SP – 4 SP; <ea> (SP)
PEA <ea>
PFLUSH7
If supervisor state
then invalidate instruction and data ATC entries
for destination address
else TRAP
PFLUSH (An)
PFLUSHN (An)
PFLUSHA
PFLUSHAN
PLPA
If supervisor state
then logical address translate to physical
address An
else TRAP
PLPAR (An)
PLPAW (An)
RESET
If supervisor state
then Assert RSTO Line
else TRAP
RESET
ROL, ROR
Destination Rotated by count Destination
ROd Rx,Dy1
ROXL, ROXR Destination Rotated with X by count Destination
ROXd Dx,Dy1
ROXd #<data>,Dy1
ROXd <ea>1
RTD
(SP) PC; SP + 4 + dn SP
RTD #(dn)
RTE
If supervisor state
then (SP) SR; SP + 2 SP; (SP) PC;
SP + 4 SP; restore state and deallocate
stack according to (SP)
else TRAP
RTE
RTR
(SP) CCR; SP + 2 SP;
(SP) PC; SP + 4 SP
RTR
RTS
(SP) PC; SP + 4 SP
RTS
SBCD
Destination10 – Source10 – X Destination
SBCD Dx,Dy
SBCD –(Ax),–(Ay)
Scc
If condition true
then 1s Destination
else 0s Destination
Scc <ea>
STOP
If supervisor state
then Immediate Data SR; STOP
else TRAP
STOP #<data>
SUB
Destination – Source Destination
SUB <ea>,Dn
SUB Dn,<ea>
SUBA
Destination – Source Destination
SUBA <ea>,An
SUBI
Destination – Immediate Data Destination
SUBI #<data>,<ea>
SUBQ
Destination – Immediate Data Destination
SUBQ #<data>,<ea>
SUBX
Destination – Source – X Destination
SUBX Dx,Dy
SUBX –(Ax),–(Ay)
SWAP
Register 31–16 Register 15–0
SWAP Dn
TAS
Destination Tested Condition Codes;
1 bit 7 of Destination
TAS <ea>
TRAP
SSP – 2 SSP; Format
÷ Offset (SSP);
SSP – 4 SSP; PC (SSP); SSP – 2 SSP;
SR (SSP); Vector Address PC
TRAP #<vector>
TRAPcc
If cc
then TRAP
TRAPcc
TRAPcc.W #<data>
TRAPcc.L #<data>
TRAPV
If V
then TRAP
TRAPV
TST
Destination Tested Condition Codes
TST <ea>
UNLK
An SP; (SP) An; SP + 4 SP
UNLK An
UNPK
Source (Packed BCD) + adjustment Destination (Unpacked
BCD)
UNPACK –(Ax),–(Ay),#(adjustment)
UNPACK Dx,Dy,#(adjustment)
Table 1-3. Instruction Set Summary (Continued)
Opcode
Operation
Syntax
相關PDF資料
PDF描述
IDT71V65803S133BGG8 IC SRAM 9MBIT 133MHZ 119BGA
MPC8270ZUUPEA IC MPU POWERQUICC II 480-TBGA
IDT71V65803S133BG8 IC SRAM 9MBIT 133MHZ 119BGA
MPC860PCZQ66D4 IC MPU PWRQUICC 66MHZ 357-PBGA
IDT71V65803S100BGG8 IC SRAM 9MBIT 100MHZ 119BGA
相關代理商/技術參數(shù)
參數(shù)描述
MC68EC060RC66 功能描述:微處理器 - MPU 32B W/ CACHE RoHS:否 制造商:Atmel 處理器系列:SAMA5D31 核心:ARM Cortex A5 數(shù)據(jù)總線寬度:32 bit 最大時鐘頻率:536 MHz 程序存儲器大小:32 KB 數(shù)據(jù) RAM 大小:128 KB 接口類型:CAN, Ethernet, LIN, SPI,TWI, UART, USB 工作電源電壓:1.8 V to 3.3 V 最大工作溫度:+ 85 C 安裝風格:SMD/SMT 封裝 / 箱體:FBGA-324
MC68EC060RC75 功能描述:微處理器 - MPU 32B W/ CACHE RoHS:否 制造商:Atmel 處理器系列:SAMA5D31 核心:ARM Cortex A5 數(shù)據(jù)總線寬度:32 bit 最大時鐘頻率:536 MHz 程序存儲器大小:32 KB 數(shù)據(jù) RAM 大小:128 KB 接口類型:CAN, Ethernet, LIN, SPI,TWI, UART, USB 工作電源電壓:1.8 V to 3.3 V 最大工作溫度:+ 85 C 安裝風格:SMD/SMT 封裝 / 箱體:FBGA-324
MC68EC060ZU50 功能描述:IC MPU 68K 50MHZ 304-TBGA RoHS:否 類別:集成電路 (IC) >> 嵌入式 - 微處理器 系列:M680x0 標準包裝:1 系列:MPC85xx 處理器類型:32-位 MPC85xx PowerQUICC III 特點:- 速度:1.2GHz 電壓:1.1V 安裝類型:表面貼裝 封裝/外殼:783-BBGA,F(xiàn)CBGA 供應商設備封裝:783-FCPBGA(29x29) 包裝:托盤
MC68EC060ZU66 功能描述:微處理器 - MPU 32B W/ CACHE RoHS:否 制造商:Atmel 處理器系列:SAMA5D31 核心:ARM Cortex A5 數(shù)據(jù)總線寬度:32 bit 最大時鐘頻率:536 MHz 程序存儲器大小:32 KB 數(shù)據(jù) RAM 大小:128 KB 接口類型:CAN, Ethernet, LIN, SPI,TWI, UART, USB 工作電源電壓:1.8 V to 3.3 V 最大工作溫度:+ 85 C 安裝風格:SMD/SMT 封裝 / 箱體:FBGA-324
MC68EC060ZU75 功能描述:微處理器 - MPU 32B W/ CACHE RoHS:否 制造商:Atmel 處理器系列:SAMA5D31 核心:ARM Cortex A5 數(shù)據(jù)總線寬度:32 bit 最大時鐘頻率:536 MHz 程序存儲器大小:32 KB 數(shù)據(jù) RAM 大小:128 KB 接口類型:CAN, Ethernet, LIN, SPI,TWI, UART, USB 工作電源電壓:1.8 V to 3.3 V 最大工作溫度:+ 85 C 安裝風格:SMD/SMT 封裝 / 箱體:FBGA-324