參數(shù)資料
型號: CPU32RM
英文描述: CPU32 Reference Manual
中文描述: CPU32參考手冊
文件頁數(shù): 311/330頁
文件大?。?/td> 1751K
代理商: CPU32RM
第1頁第2頁第3頁第4頁第5頁第6頁第7頁第8頁第9頁第10頁第11頁第12頁第13頁第14頁第15頁第16頁第17頁第18頁第19頁第20頁第21頁第22頁第23頁第24頁第25頁第26頁第27頁第28頁第29頁第30頁第31頁第32頁第33頁第34頁第35頁第36頁第37頁第38頁第39頁第40頁第41頁第42頁第43頁第44頁第45頁第46頁第47頁第48頁第49頁第50頁第51頁第52頁第53頁第54頁第55頁第56頁第57頁第58頁第59頁第60頁第61頁第62頁第63頁第64頁第65頁第66頁第67頁第68頁第69頁第70頁第71頁第72頁第73頁第74頁第75頁第76頁第77頁第78頁第79頁第80頁第81頁第82頁第83頁第84頁第85頁第86頁第87頁第88頁第89頁第90頁第91頁第92頁第93頁第94頁第95頁第96頁第97頁第98頁第99頁第100頁第101頁第102頁第103頁第104頁第105頁第106頁第107頁第108頁第109頁第110頁第111頁第112頁第113頁第114頁第115頁第116頁第117頁第118頁第119頁第120頁第121頁第122頁第123頁第124頁第125頁第126頁第127頁第128頁第129頁第130頁第131頁第132頁第133頁第134頁第135頁第136頁第137頁第138頁第139頁第140頁第141頁第142頁第143頁第144頁第145頁第146頁第147頁第148頁第149頁第150頁第151頁第152頁第153頁第154頁第155頁第156頁第157頁第158頁第159頁第160頁第161頁第162頁第163頁第164頁第165頁第166頁第167頁第168頁第169頁第170頁第171頁第172頁第173頁第174頁第175頁第176頁第177頁第178頁第179頁第180頁第181頁第182頁第183頁第184頁第185頁第186頁第187頁第188頁第189頁第190頁第191頁第192頁第193頁第194頁第195頁第196頁第197頁第198頁第199頁第200頁第201頁第202頁第203頁第204頁第205頁第206頁第207頁第208頁第209頁第210頁第211頁第212頁第213頁第214頁第215頁第216頁第217頁第218頁第219頁第220頁第221頁第222頁第223頁第224頁第225頁第226頁第227頁第228頁第229頁第230頁第231頁第232頁第233頁第234頁第235頁第236頁第237頁第238頁第239頁第240頁第241頁第242頁第243頁第244頁第245頁第246頁第247頁第248頁第249頁第250頁第251頁第252頁第253頁第254頁第255頁第256頁第257頁第258頁第259頁第260頁第261頁第262頁第263頁第264頁第265頁第266頁第267頁第268頁第269頁第270頁第271頁第272頁第273頁第274頁第275頁第276頁第277頁第278頁第279頁第280頁第281頁第282頁第283頁第284頁第285頁第286頁第287頁第288頁第289頁第290頁第291頁第292頁第293頁第294頁第295頁第296頁第297頁第298頁第299頁第300頁第301頁第302頁第303頁第304頁第305頁第306頁第307頁第308頁第309頁第310頁當(dāng)前第311頁第312頁第313頁第314頁第315頁第316頁第317頁第318頁第319頁第320頁第321頁第322頁第323頁第324頁第325頁第326頁第327頁第328頁第329頁第330頁
CPU32
REFERENCE MANUAL
INSTRUCTION EXECUTION TIMING
MOTOROLA
8-11
The total number of bus-activity clocks is:
(2 Reads
×
2 Clocks/Read)
+
(1 Instruction Access
×
2 Clocks/Access)
+
(0 Writes
×
2 Clocks/Write) = 6 Clocks of Bus Activity
The number of internal clocks (not overlapped by bus activity) is:
10 Clocks Total
6 Clocks Bus Activity = 4 Internal Clocks
Memory read requires two bus cycles at two clocks each. This read time, implied in
the tail figure for the effective address, cannot be overlapped with the instruction be-
cause the instruction has a head of zero.
An additional two clocks are required for the ADD instruction itself.
The total is 6
+
4
+
2 = 12 clocks. If bus cycles take more time (i.e., the memory is off-
chip), add an appropriate number of clocks to each memory access.
The instruction sequence MOVE.L D0, (A0) followed by LSL.L #7, D2 provides an ex-
ample of overlapped execution. The MOVE instruction has a head of zero and a tail of
four, because it is a long write. The LSL instruction has a head of four. The trailing write
from the MOVE overlaps the LSL head completely. Thus, the two-instruction se-
quence has a head of zero and a tail of zero, and a total execution of eight rather than
12 clocks.
General observations regarding calculation of execution time are as follows:
Any time the number of bus cycles is listed as “X”, substitute a value of one for byte
and word cycles and a value of two for long cycles. For long bus cycles, usually
add a value of two to the tail.
The time calculated for an instruction on a three-clock (or longer) bus is usually
longer than the actual execution time. All times shown are for two-clock bus cycles.
If the previous instruction has a negative tail, then a prefetch for the current instruc-
tion can begin during the execution of that previous instruction.
Certain instructions requiring an immediate extension word (immediate word effec-
tive address, absolute word effective address, address register indirect with dis-
placement effective address, conditional branches with word offsets, bit
operations, LPSTOP, TBL, MOVEM, MOVEC, MOVES, MOVEP, MUL.L, DIV.L,
CHK2, CMP2, and DBcc) are not permitted to begin until the extension word has
been in the instruction pipeline for at least one cycle. This does not apply to long
offsets or displacements.
TOTAL NUMBER OF CLOCKS
NUMBER OF READ CYCLES
NUMBER OF INSTRUCTION ACCESS CYCLES
NUMBER OF WRITE CYCLES
10 2
1 0
F
Freescale Semiconductor, Inc.
For More Information On This Product,
Go to: www.freescale.com
n
.
相關(guān)PDF資料
PDF描述
CPV362M4F 600V Fast 1-8 kHz 3-Phase Bridge IGBT in a IMS-2 package
CPX303D TRANSISTOR | MOSFET POWER MODULE | 3-PH BRIDGE | 60V V(BR)DSS | 19.1A I(D)
CPX313D TRANSISTOR | MOSFET POWER MODULE | 3-PH BRIDGE | 100V V(BR)DSS | 8.5A I(D)
CPY135A TRANSISTOR | MOSFET POWER MODULE | HALF BRIDGE | 250V V(BR)DSS | 19A I(D)
CPY155A TRANSISTOR | MOSFET POWER MODULE | HALF BRIDGE | 250V V(BR)DSS | 11A I(D)
相關(guān)代理商/技術(shù)參數(shù)
參數(shù)描述
CPU-486MEDIA233-EXT 制造商:All American Misc. 功能描述:
CPU-775-3.4R 制造商:Itox, Inc. 功能描述:INTEL CPU 651 - Bulk
CPU-775-3.5R 制造商:Itox, Inc. 功能描述:INTEL CPU 651 - Bulk
CPU80960CX 制造商:Intel 功能描述:
CPU80960CXK 制造商:Intel 功能描述:DEVELOPMENT TOOLS EVALUATION KIT WITH A CPU MODULE