參數(shù)資料
型號: AM8530
廠商: Advanced Micro Devices, Inc.
英文描述: Serial Communications Controller
中文描述: 串行通信控制器
文件頁數(shù): 122/194頁
文件大?。?/td> 797K
代理商: AM8530
第1頁第2頁第3頁第4頁第5頁第6頁第7頁第8頁第9頁第10頁第11頁第12頁第13頁第14頁第15頁第16頁第17頁第18頁第19頁第20頁第21頁第22頁第23頁第24頁第25頁第26頁第27頁第28頁第29頁第30頁第31頁第32頁第33頁第34頁第35頁第36頁第37頁第38頁第39頁第40頁第41頁第42頁第43頁第44頁第45頁第46頁第47頁第48頁第49頁第50頁第51頁第52頁第53頁第54頁第55頁第56頁第57頁第58頁第59頁第60頁第61頁第62頁第63頁第64頁第65頁第66頁第67頁第68頁第69頁第70頁第71頁第72頁第73頁第74頁第75頁第76頁第77頁第78頁第79頁第80頁第81頁第82頁第83頁第84頁第85頁第86頁第87頁第88頁第89頁第90頁第91頁第92頁第93頁第94頁第95頁第96頁第97頁第98頁第99頁第100頁第101頁第102頁第103頁第104頁第105頁第106頁第107頁第108頁第109頁第110頁第111頁第112頁第113頁第114頁第115頁第116頁第117頁第118頁第119頁第120頁第121頁當(dāng)前第122頁第123頁第124頁第125頁第126頁第127頁第128頁第129頁第130頁第131頁第132頁第133頁第134頁第135頁第136頁第137頁第138頁第139頁第140頁第141頁第142頁第143頁第144頁第145頁第146頁第147頁第148頁第149頁第150頁第151頁第152頁第153頁第154頁第155頁第156頁第157頁第158頁第159頁第160頁第161頁第162頁第163頁第164頁第165頁第166頁第167頁第168頁第169頁第170頁第171頁第172頁第173頁第174頁第175頁第176頁第177頁第178頁第179頁第180頁第181頁第182頁第183頁第184頁第185頁第186頁第187頁第188頁第189頁第190頁第191頁第192頁第193頁第194頁
Register Description
AMD
6–12
D
7
D
6
D
5
D
4
D
3
D
2
D
1
D
0
0
0
0
1
1
0
1
1
X1 Clock Mode
X16 Clock Mode
X32 Clock Mode
X64 Clock Mode
Parity Enable
Parity Even/Odd
SYNC Modes Enable
1 Stop Bit/Character
1
1
/
2
Stop Bits/Character
2 Stop Bits/Character
0
0
0
1
1
0
1
1
0
0
0
1
1
0
1
1
8 Bit SYNC Character
16 Bit SYNC Character
SDLC Mode (01111110 Flag)
External SYNC Mode
Figure 6–5. Write Register 4
Bits 7 and 6: Clock Rate 1 And 0
These bits specify the multiplier between the clock and data rates. In synchronous
modes, the 1X mode is forced internally and these bits are ignored unless External Sync
mode has been selected.
1X Mode (00)
. The clock rate and data rate are the same. In External Sync mode, this bit
combination specifies that only the
SYNC
pin can be used to achieve character synchro-
nization.
16X Mode (01)
. The clock rate is 16 times the data rate. In External Sync mode, this bit
combination specifies that only the
SYNC
pin can be used to achieve character synchro-
nization.
32X Mode (10)
. The clock rate is 32 times the data rate. In External Sync mode, this bit
combination specifies that either the
SYNC
pin or a match with the character stored in
WR7 will signal character synchronization. The sync character can be either six or eight
bits long as specified by the 6-bit/8-bit Sync bit in WR10.
64X Mode (11)
. The clock rate is 64 times the data rate. With this bit combination in Ex-
ternal Sync mode, both the receiver and transmitter are placed in SDLC mode. The only
variation from normal SDLC operation is that the
SYNC
pin is used to start or stop the
reception of a frame by forcing the receiver to act as though a flag had been received.
Bits 5 and 4: SYNC Modes 1 And 0
These two bits select the various options for character synchronization. They are ignored
unless synchronous modes are selected in the stop bits field of this register.
Monosync (00)
. In this mode, the receiver achieves character synchronization by match-
ing the character stored in WR7 with an identical character in the received data stream.
相關(guān)PDF資料
PDF描述
AM8530H Serial Communications Controller
AM85C30-10PC Enhanced Serial Communications Controller
Am85C30 Serial Communications Controller
AM85C30 Enhanced Serial Communications Controller
AM85C30-8PC Enhanced Serial Communications Controller
相關(guān)代理商/技術(shù)參數(shù)
參數(shù)描述
AM8530ADC 制造商:未知廠家 制造商全稱:未知廠家 功能描述:Communications Controller
AM8530ADCB 制造商:未知廠家 制造商全稱:未知廠家 功能描述:Communications Controller
AM8530AJC 制造商:未知廠家 制造商全稱:未知廠家 功能描述:Communications Controller
AM8530APC 制造商:未知廠家 制造商全稱:未知廠家 功能描述:Communications Controller
AM8530DC 制造商:未知廠家 制造商全稱:未知廠家 功能描述:Communications Controller