參數(shù)資料
型號: AM8530
廠商: Advanced Micro Devices, Inc.
英文描述: Serial Communications Controller
中文描述: 串行通信控制器
文件頁數(shù): 100/194頁
文件大小: 797K
代理商: AM8530
第1頁第2頁第3頁第4頁第5頁第6頁第7頁第8頁第9頁第10頁第11頁第12頁第13頁第14頁第15頁第16頁第17頁第18頁第19頁第20頁第21頁第22頁第23頁第24頁第25頁第26頁第27頁第28頁第29頁第30頁第31頁第32頁第33頁第34頁第35頁第36頁第37頁第38頁第39頁第40頁第41頁第42頁第43頁第44頁第45頁第46頁第47頁第48頁第49頁第50頁第51頁第52頁第53頁第54頁第55頁第56頁第57頁第58頁第59頁第60頁第61頁第62頁第63頁第64頁第65頁第66頁第67頁第68頁第69頁第70頁第71頁第72頁第73頁第74頁第75頁第76頁第77頁第78頁第79頁第80頁第81頁第82頁第83頁第84頁第85頁第86頁第87頁第88頁第89頁第90頁第91頁第92頁第93頁第94頁第95頁第96頁第97頁第98頁第99頁當(dāng)前第100頁第101頁第102頁第103頁第104頁第105頁第106頁第107頁第108頁第109頁第110頁第111頁第112頁第113頁第114頁第115頁第116頁第117頁第118頁第119頁第120頁第121頁第122頁第123頁第124頁第125頁第126頁第127頁第128頁第129頁第130頁第131頁第132頁第133頁第134頁第135頁第136頁第137頁第138頁第139頁第140頁第141頁第142頁第143頁第144頁第145頁第146頁第147頁第148頁第149頁第150頁第151頁第152頁第153頁第154頁第155頁第156頁第157頁第158頁第159頁第160頁第161頁第162頁第163頁第164頁第165頁第166頁第167頁第168頁第169頁第170頁第171頁第172頁第173頁第174頁第175頁第176頁第177頁第178頁第179頁第180頁第181頁第182頁第183頁第184頁第185頁第186頁第187頁第188頁第189頁第190頁第191頁第192頁第193頁第194頁
Support Circuitry Programming
AMD
5–6
5.3
Each channel in the SCC contains a programmable BRG. Each generator consists of two
8-bit, time-constant registers forming a 16-bit time constant, a 16-bit down counter, and a
flip-flop on the output that makes the output a square wave. On start-up, the flip-flop on
the output is set High so that it starts in a known state, the value in the time-constant reg-
ister is again loaded into the counter, and the counter begins counting down.
BAUD RAT E GENERAT OR (BRG)
Upon reaching a count of zero, the output of the BRG toggles and the time-constant value
held in WR12 and WR13 is reloaded into the down counter and the process of counting
down starts over. When the zero count is reached, the output of the BRG toggles, and for
the duration of the zero count, the Zero Count status signal goes active to the External/
Status interrupt section. Refer to Zero Count Section for details on the Zero Count Status
bit in RR0. While the BRG is disabled the state of the Zero Count status bit in RR0 will
always read ‘0’ providing the Zero Count IE bit in WR15 is reset. While the Zero Count IE
bit is set, the Zero Count status bit in RR0 will be set to ‘1’ for as long as the BRG counter
is at the count of zero. This status bit is forced active by a hardware reset.
No attempt is made to synchronize the loading of a new time constant with the clock used
to drive the BRG. When the time-constant is to be changed, the generator should be
stopped by resetting bit D0 of WR14. This ensures the loading of a correct time constant.
The time-constant for the BRG is programmed in WR12 and WR13, with the least signifi-
cant byte in WR12. The formulas relating the baud rate to the time-constant and vice
versa are shown in Table 5–1 with an example. In these formulas the BRG clock fre-
quency is in Hertz, the desired baud rate in bits/second and the time-constant is dimen-
sionless. The example in Table 5–2 assumes a 2.4576 MHz clock frequency and shows
the time-constant for a number of popular baud rates.
Table 5–1. Time Constant Formulas
Time Constant =
Clock Frequency
–2
2
(Clock Mode)
(Baud Rate)
Baud Rate =
Clock Frequency
2
(Clock Mode)
(Time Constant + 2)
Table 5–2. Baud Rate Example
Baud Rate Divider
Decimal
38400
19200
9600
4800
2400
1200
600
300
150
For 2.4576 MHz, X16 Clock Mode
Hex
0000H
0002H
0006H
000EH
001EH
003EH
007EH
00FEH
01FEH
0
2
6
14
30
62
126
254
510
相關(guān)PDF資料
PDF描述
AM8530H Serial Communications Controller
AM85C30-10PC Enhanced Serial Communications Controller
Am85C30 Serial Communications Controller
AM85C30 Enhanced Serial Communications Controller
AM85C30-8PC Enhanced Serial Communications Controller
相關(guān)代理商/技術(shù)參數(shù)
參數(shù)描述
AM8530ADC 制造商:未知廠家 制造商全稱:未知廠家 功能描述:Communications Controller
AM8530ADCB 制造商:未知廠家 制造商全稱:未知廠家 功能描述:Communications Controller
AM8530AJC 制造商:未知廠家 制造商全稱:未知廠家 功能描述:Communications Controller
AM8530APC 制造商:未知廠家 制造商全稱:未知廠家 功能描述:Communications Controller
AM8530DC 制造商:未知廠家 制造商全稱:未知廠家 功能描述:Communications Controller