參數(shù)資料
型號(hào): SYM53C825AE
廠商: LSI Corporation
英文描述: PCI-SCSI I/O Processor(PCI-SCSI I/O接口處理器)
中文描述: 的PCI -的SCSI I / O處理器(個(gè)PCI -的SCSI的I / O接口處理器)
文件頁數(shù): 27/225頁
文件大小: 1237K
代理商: SYM53C825AE
第1頁第2頁第3頁第4頁第5頁第6頁第7頁第8頁第9頁第10頁第11頁第12頁第13頁第14頁第15頁第16頁第17頁第18頁第19頁第20頁第21頁第22頁第23頁第24頁第25頁第26頁當(dāng)前第27頁第28頁第29頁第30頁第31頁第32頁第33頁第34頁第35頁第36頁第37頁第38頁第39頁第40頁第41頁第42頁第43頁第44頁第45頁第46頁第47頁第48頁第49頁第50頁第51頁第52頁第53頁第54頁第55頁第56頁第57頁第58頁第59頁第60頁第61頁第62頁第63頁第64頁第65頁第66頁第67頁第68頁第69頁第70頁第71頁第72頁第73頁第74頁第75頁第76頁第77頁第78頁第79頁第80頁第81頁第82頁第83頁第84頁第85頁第86頁第87頁第88頁第89頁第90頁第91頁第92頁第93頁第94頁第95頁第96頁第97頁第98頁第99頁第100頁第101頁第102頁第103頁第104頁第105頁第106頁第107頁第108頁第109頁第110頁第111頁第112頁第113頁第114頁第115頁第116頁第117頁第118頁第119頁第120頁第121頁第122頁第123頁第124頁第125頁第126頁第127頁第128頁第129頁第130頁第131頁第132頁第133頁第134頁第135頁第136頁第137頁第138頁第139頁第140頁第141頁第142頁第143頁第144頁第145頁第146頁第147頁第148頁第149頁第150頁第151頁第152頁第153頁第154頁第155頁第156頁第157頁第158頁第159頁第160頁第161頁第162頁第163頁第164頁第165頁第166頁第167頁第168頁第169頁第170頁第171頁第172頁第173頁第174頁第175頁第176頁第177頁第178頁第179頁第180頁第181頁第182頁第183頁第184頁第185頁第186頁第187頁第188頁第189頁第190頁第191頁第192頁第193頁第194頁第195頁第196頁第197頁第198頁第199頁第200頁第201頁第202頁第203頁第204頁第205頁第206頁第207頁第208頁第209頁第210頁第211頁第212頁第213頁第214頁第215頁第216頁第217頁第218頁第219頁第220頁第221頁第222頁第223頁第224頁第225頁
Functional Description
Loopback Mode
SYM53C825A/825AE Data Manual
2-7
Loopback Mode
T he SYM53C825A loopback mode allows testing
of both initiator and target functions and, in effect,
lets the chip communicate with itself. When the
Loopback Enable bit is set in the ST EST 1 register,
the SYM53C825A allows control of all SCSI sig-
nals, whether the SYM53C825A is operating in
initiator or target mode. For more information on
this mode of operation, refer to the
SYM53C8X X
Family Programming Guide
.
Parity Options
T he SYM53C825A implements a flexible parity
scheme that allows control of the parity sense,
allows parity checking to be turned on or off, and
has the ability to deliberately send a byte with bad
parity over the SCSI bus to test parity error recov-
ery procedures. Table 2-1 defines the bits that are
involved in parity control and observation. Table 2-
2 describes the parity control function of the
Enable Parity Checking and Assert SCSI Even
Parity bits in the SCNT L0 register. Table 2-3
describes the options available when a parity error
occurs.
Table 2-2: Bits Used for Parity Control and Generation
BIt Name
Assert SAT N/ on
Parity Errors
Enable Parity
Checking
Assert Even SCSI
Parity
Disable Halt on
SAT N/ or a Parity
Error (Target Mode
Only)
Enable Parity Error
Interrupt
Parity Error
Location
SCNT L0, Bit 1
Description
Causes the SYM53C825A to automatically assert SAT N/ when
it detects a parity error while operating as an initiator.
Enables the SYM53C825A to check for parity errors. T he
SYM53C825A checks for odd parity.
Determines the SCSI parity sense generated by the
SYM53C825A to the SCSI bus.
Causes the SYM53C825A not to halt operations when a parity
error is detected in target mode.
SCNT L0, Bit 3
SCNT L1, Bit 2
SCNT L1, Bit 5
SIEN0, Bit 0
Determines whether the SYM53C825A will generate an inter-
rupt when it detects a SCSI parity error.
T his status bit is set whenever the SYM53C825A has detected a
parity error on the SCSI bus.
T his status bit represents the active high current state of the
SCSI SDP0 parity signal.
T his bit represents the active high current state of the SCSI
SDP1 parity signal.
T hese bits reflect the SCSI odd parity signal corresponding to
the data latched into the SIDL register.
Enables parity checking during master data phases.
SIST 0, Bit 0
Status of SCSI
Parity Signal
SCSI SDP1 Signal
SSTAT 0, Bit 0
SSTAT 2, Bit 0
Latched SCSI Parity
SSTAT 2, Bit 3 and
SSTAT 1, Bit 3
CT EST 4, Bit 3
Master Parity Error
Enable
Master Data Parity
Error
Master Data Parity
Error Interrupt
Enable
DSTAT, Bit 6
Set when the SYM53C825A as a master detects that a target
device has signalled a parity error during a data phase.
By clearing this bit, a Master Data Parity Error will not cause
IRQ/ to be asserted, but the status bit will be set in the DSTAT
register.
DIEN, Bit 6
相關(guān)PDF資料
PDF描述
SYM53C860 Single-Chip High-Performance PCI-Ultra SCSI (Fast-20) I/O Processor(單片、高性能PCI-超級(jí)SCSI (Fast-20) I/O 處理器)
SYM53C875 PCI-Ultra SCSI I/O Processor(PCI-Ultra SCSI I/O處理器)
SYM53C875E PCI-Ultra SCSI I/O Processor(PCI-Ultra SCSI I/O 處理器)
SYM53C876E PCI-Dual Channel SCSI Multi-function Controller(PCI-雙通道SCSI多功能控制器)
SYM53C876 PCI-Dual Channel SCSI Multi-Function Controller(PCI 雙通道SCSI多功能控制器)
相關(guān)代理商/技術(shù)參數(shù)
參數(shù)描述
SYM53C876E(PBGA) 制造商:未知廠家 制造商全稱:未知廠家 功能描述:SCSI Bus Interface/Controller
SYM53C876E(PQFP) 制造商:未知廠家 制造商全稱:未知廠家 功能描述:SCSI Bus Interface/Controller
SYM53C885 制造商:未知廠家 制造商全稱:未知廠家 功能描述:Telecommunication IC
SYM53C896 制造商:未知廠家 制造商全稱:未知廠家 功能描述:BUS CONTROLLER
SYM-63LH+ 制造商:MINI 制造商全稱:Mini-Circuits 功能描述:Frequency Mixer