
Tables
9
December 2004
SGUS053
617. Interrupt Switching Characteristics
104
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
618. Interrupt Timing Requirements
104
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
619. General-Purpose Output Switching Characteristics
105
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
620. General-Purpose Input Timing Requirements
106
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
621. SPI Master Mode External Timing (Clock Phase = 0)
107
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
622. SPI Master Mode External Timing (Clock Phase = 1)
109
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
623. SPI Slave Mode External Timing (Clock Phase = 0)
111
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
624. SPI Slave Mode External Timing (Clock Phase = 1)
113
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
625. Relationship Between Parameters Configured in XTIMING and Duration of Pulse
114
. . . . . . . . . . . . . . . . .
626. XINTF Clock Configurations
116
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
627. External Memory Interface Read Switching Characteristics
118
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
628. External Memory Interface Read Timing Requirements
118
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
629. External Memory Interface Write Switching Characteristics
119
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
630. External Memory Interface Read Switching Characteristics (Ready-on-Read, 1 Wait State)
120
. . . . . . . . .
631. External Memory Interface Read Timing Requirements (Ready-on-Read, 1 Wait State)
120
. . . . . . . . . . . .
632. Synchronous XREADY Timing Requirements (Ready-on-Read, 1 Wait State)
120
. . . . . . . . . . . . . . . . . . . . .
633. Asynchronous XREADY Timing Requirements (Ready-on-Read, 1 Wait State)
120
. . . . . . . . . . . . . . . . . . . .
634. External Memory Interface Write Switching Characteristics (Ready-on-Write, 1 Wait State)
123
. . . . . . . .
635. Synchronous XREADY Timing Requirements (Ready-on-Write, 1 Wait State)
123
. . . . . . . . . . . . . . . . . . . . .
636. Asynchronous XREADY Timing Requirements (Ready-on-Write, 1 Wait State)
123
. . . . . . . . . . . . . . . . . . . .
637. XHOLD/XHOLDA Timing Requirements (XCLKOUT = XTIMCLK)
127
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
638. XHOLD/XHOLDA Timing Requirements (XCLKOUT = 1/2 XTIMCLK)
128
. . . . . . . . . . . . . . . . . . . . . . . . . . .
639. DC Specifications
130
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
640. AC Specifications
131
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
641. ADC Power-Up Delays
132
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
642. Sequential Sampling Mode Timing
134
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
643. Simultaneous Sampling Mode Timing
135
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
644. McBSP Timing Requirements
137
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
645. McBSP Switching Characteristics
138
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
646. McBSP as SPI Master or Slave Timing Requirements (CLKSTP = 10b, CLKXP = 0)
140
. . . . . . . . . . . . . . .
647. McBSP as SPI Master or Slave Switching Characteristics (CLKSTP = 10b, CLKXP = 0)
140
. . . . . . . . . . .
648. McBSP as SPI Master or Slave Timing Requirements (CLKSTP = 11b, CLKXP = 0)
141
. . . . . . . . . . . . . . .
649. McBSP as SPI Master or Slave Switching Characteristics (CLKSTP = 11b, CLKXP = 0)
141
. . . . . . . . . . .
650. McBSP as SPI Master or Slave Timing Requirements (CLKSTP = 10b, CLKXP = 1)
142
. . . . . . . . . . . . . . .
651. McBSP as SPI Master or Slave Switching Characteristics (CLKSTP = 10b, CLKXP = 1)
142
. . . . . . . . . . .
652. McBSP as SPI Master or Slave Timing Requirements (CLKSTP = 11b, CLKXP = 1)
143
. . . . . . . . . . . . . . .
653. McBSP as SPI Master or Slave Switching Characteristics (CLKSTP = 11b, CLKXP = 1)
143
. . . . . . . . . . .
654. Flash Parameters at 150-MHz SYSCLKOUT
144
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
655. Flash/OTP Access Timing
144
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
656. Minimum Required Wait-States at Different Frequencies
144
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .