參數(shù)資料
型號: TDAT04622
英文描述: TDAT SONET/SDH 155/622/2488 Mbits/s Data Interfaces
中文描述: TDAT的SONET / SDH 155/622/2488 Mbits /秒數(shù)據(jù)接口
文件頁數(shù): 36/310頁
文件大小: 4628K
代理商: TDAT04622
第1頁第2頁第3頁第4頁第5頁第6頁第7頁第8頁第9頁第10頁第11頁第12頁第13頁第14頁第15頁第16頁第17頁第18頁第19頁第20頁第21頁第22頁第23頁第24頁第25頁第26頁第27頁第28頁第29頁第30頁第31頁第32頁第33頁第34頁第35頁當(dāng)前第36頁第37頁第38頁第39頁第40頁第41頁第42頁第43頁第44頁第45頁第46頁第47頁第48頁第49頁第50頁第51頁第52頁第53頁第54頁第55頁第56頁第57頁第58頁第59頁第60頁第61頁第62頁第63頁第64頁第65頁第66頁第67頁第68頁第69頁第70頁第71頁第72頁第73頁第74頁第75頁第76頁第77頁第78頁第79頁第80頁第81頁第82頁第83頁第84頁第85頁第86頁第87頁第88頁第89頁第90頁第91頁第92頁第93頁第94頁第95頁第96頁第97頁第98頁第99頁第100頁第101頁第102頁第103頁第104頁第105頁第106頁第107頁第108頁第109頁第110頁第111頁第112頁第113頁第114頁第115頁第116頁第117頁第118頁第119頁第120頁第121頁第122頁第123頁第124頁第125頁第126頁第127頁第128頁第129頁第130頁第131頁第132頁第133頁第134頁第135頁第136頁第137頁第138頁第139頁第140頁第141頁第142頁第143頁第144頁第145頁第146頁第147頁第148頁第149頁第150頁第151頁第152頁第153頁第154頁第155頁第156頁第157頁第158頁第159頁第160頁第161頁第162頁第163頁第164頁第165頁第166頁第167頁第168頁第169頁第170頁第171頁第172頁第173頁第174頁第175頁第176頁第177頁第178頁第179頁第180頁第181頁第182頁第183頁第184頁第185頁第186頁第187頁第188頁第189頁第190頁第191頁第192頁第193頁第194頁第195頁第196頁第197頁第198頁第199頁第200頁第201頁第202頁第203頁第204頁第205頁第206頁第207頁第208頁第209頁第210頁第211頁第212頁第213頁第214頁第215頁第216頁第217頁第218頁第219頁第220頁第221頁第222頁第223頁第224頁第225頁第226頁第227頁第228頁第229頁第230頁第231頁第232頁第233頁第234頁第235頁第236頁第237頁第238頁第239頁第240頁第241頁第242頁第243頁第244頁第245頁第246頁第247頁第248頁第249頁第250頁第251頁第252頁第253頁第254頁第255頁第256頁第257頁第258頁第259頁第260頁第261頁第262頁第263頁第264頁第265頁第266頁第267頁第268頁第269頁第270頁第271頁第272頁第273頁第274頁第275頁第276頁第277頁第278頁第279頁第280頁第281頁第282頁第283頁第284頁第285頁第286頁第287頁第288頁第289頁第290頁第291頁第292頁第293頁第294頁第295頁第296頁第297頁第298頁第299頁第300頁第301頁第302頁第303頁第304頁第305頁第306頁第307頁第308頁第309頁第310頁
List of Tables
(continued)
Contents
Page
8
Agere Systems Inc.
Data Sheet
May 2001
155/622/2488 Mbits/s Data Interface
TDAT042G5 SONET/SDH
Table 52. Registers 0x0014, 0x0015: GPIO Output Configuration .......................................................................152
Table 53. Register 0x001F: Scratch (R/W) ...........................................................................................................153
Table 54. Register 0x0200: UT Macrocell Version Number (RO) ........................................................................154
Table 55. Register 0x0201: UT Interrupt (RO) .....................................................................................................154
Table 56. Registers 0x0202, 0x0203, 0x0204, 0x0205: Channel [A
D] (COR) ..................................................155
Table 57. Register 0x0206: Interrupt Mask (R/W) ................................................................................................156
Table 58. Registers 0x0207, 0x0208, 0x0209, 0x020A: Interrupt Mask
Channel [A
D] (R/W) ........................156
Table 59. Register 0x020B: Channel [A
D] Error Count in PMRST Mode (RO) ................................................156
Table 60. Fields of the Provisioning Registers .....................................................................................................157
Table 61. Registers 0x020F, 0x0213, 0x0217, 0x021B: Channel [A
D] Receive Provisioning Register (R/W) .158
Table 62. Registers 0x0210, 0x0214, 0x0218, 0x021C: Channel [A
D] Transmit Provisioning Register (R/W) 159
Table 63. Registers 0x0211, 0x0215, 0x0219, 0x021D: Channel [A
D] Ingress Provisioning Register (R/W) ..161
Table 64. Registers 0x0212, 0x0216, 0x021A, 0x021E: Channel [A
D] Egress Provisioning Register (R/W) ...161
Table 65. Register 0x021F: Reset Register (R/W) ...............................................................................................162
Table 66. Register 0x0220: Channel [A
D] Error Count (RO) ............................................................................162
Table 67. Register 0x0224: UT_Scratch Register (R/W) ......................................................................................162
Table 68. Register 0x0225: PA Response Register (R/W) ...................................................................................163
Table 69. Register 0x0226: Size Mode Register (R/W) ........................................................................................164
Table 70. Register 0x0400: OHP Macrocell Version Number (RO) .....................................................................165
Table 71. Register 0x0401: OHP Interrupt (RO) ..................................................................................................165
Table 72. Registers 0x0402
0x0409: Delta/Event (COR/W) ..............................................................................165
Table 73. Registers 0x040A
0x040D: Receive/Transmit State (RO) .................................................................168
Table 74. Registers 0x040E, 0x0410, 0x0412, 0x0414: Mask Bits (R/W) ............................................................169
Table 75. Registers 0x040F, 0x0411, 0x0413, 0x0415: Mask Bits (R/W) ............................................................170
Table 76. Registers 0x0416
0x0419: Toggles (R/W) .........................................................................................171
Table 77. Registers 0x041A, 0x041C, 0x041E, 0x0420: Continuous N Times Detect (CNTD) Values (R/W) .....171
Table 78. Registers 0x041B, 0x041D, 0x041F, 0x0421: Continuous N Times Detect (CNTD) Values (R/W) .....172
Table 79. Registers 0x0422
0x042D: Receive Control (R/W) ............................................................................173
Table 80. Registers 0x042E: Transmit Control Port A (R/W) ...............................................................................177
Table 81. Registers 0x042F, 0x0431, 0x0433, 0x0435: Transmit Control (R/W) .................................................180
Table 82. Registers 0x0430, 0x0432, 0x0434: Transmit Control Port [B
D] (R/W) ............................................181
Table 83. Registers 0x0436
0x0439: Transmit Control (R/W) ...........................................................................184
Table 84. Registers 0x043A
0x0451: OHP Signal Degrade BER Algorithm Parameters (R/W) ........................185
Table 85. Registers 0x0452
0x0469: OHP Signal Fail BER Algorithm Parameters (R/W) ................................186
Table 86. Ns, L, M, and B Values to Set the BER Indicator .................................................................................187
Table 87. Ns, L, M, and B Values to Clear the BER Indicator ..............................................................................188
Table 88. Registers 0x046A
0x047D: B1, B2, M1 Error Count (RO) .................................................................189
Table 89. Registers 0x047E
0x0485: Transmit F1, S1, K2, K1 OH Insert Value (R/W) ....................................189
Table 90. Registers 0x0486
0x0491: Receive F1, S1, K2, K1 Monitor Value (RO) ...........................................190
Table 91. Registers 0x0492
0x04F9: Receive J0 Monitor Value (RO) ..............................................................190
Table 92. Registers 0x0512
0x0579: Transmit J0 Insert Value (R/W) ...............................................................190
Table 93. Registers 0x05AA
0x05C1: Transmit Z0 Insert Value (R/W) .............................................................191
Table 94. Register 0x05C2: Scratch Register (R/W) ............................................................................................191
Table 95. Register 0x0800: PT Macrocell Version Number (RO) .........................................................................192
Table 96. Register 0x0801: PT Interrupt (RO) ......................................................................................................192
Table 97. Registers 0x0802, 0x080F, 0x081C, 0x0829 and 0x0803, 0x0810, 0x081D, 0x082A:
PT Delta/Event Parameters (COR/W) ..................................................................................................192
Table 98. Registers 0x0836
0x083B, 0x0868
0x0887, 0x0888
0x088D, 0x08BA
0x08D9,
0x08DA
0x08DF, 0x090C
0x092B, 0x092C
0x0931, 0x095E
0x097D:
PT State Registers (RO) ......................................................................................................................194
Table 99. Register 0x097E: PT Interrupt Mask Control (R/W) .............................................................................195
相關(guān)PDF資料
PDF描述
TDAT042G51A-3BLL1 TDAT SONET/SDH 155/622/2488 Mbits/s Data Interfaces
TE13004D Silicon NPN High Voltage Switching Transistor
TE13005D Silicon NPN High Voltage Switching Transistor
TEA1065 Versatile telephone transmission circuit with dialler interface
TEA1065T Versatile telephone transmission circuit with dialler interface
相關(guān)代理商/技術(shù)參數(shù)
參數(shù)描述
TDAT12622-BA23 制造商:AGERE 制造商全稱:AGERE 功能描述:MARS㈢2G5 P-Pro (TDAT162G52) SONET/SDH 155/622/2488 Mbits/s Data Interface
TDAT12622-BA23-DB 制造商:LSI Corporation 功能描述:SONET/SDH Interface 792-Pin BGA
TDAT161G2-BA23 制造商:AGERE 制造商全稱:AGERE 功能描述:MARS㈢2G5 P-Pro (TDAT162G52) SONET/SDH 155/622/2488 Mbits/s Data Interface
TDAT162G52 制造商:AGERE 制造商全稱:AGERE 功能描述:MARS㈢2G5 P-Pro (TDAT162G52) SONET/SDH 155/622/2488 Mbits/s Data Interface
TDAT162G52-3BA 制造商:AGERE 制造商全稱:AGERE 功能描述:MARS㈢2G5 P-Pro (TDAT162G52) SONET/SDH 155/622/2488 Mbits/s Data Interface