參數(shù)資料
型號(hào): TDA935X
廠商: NXP Semiconductors N.V.
英文描述: TV signal processor-Teletext decoder with embedded m-Controller
中文描述: 電視信號(hào)處理器與嵌入式米圖文電視解碼器控制器
文件頁(yè)數(shù): 18/140頁(yè)
文件大?。?/td> 570K
代理商: TDA935X
第1頁(yè)第2頁(yè)第3頁(yè)第4頁(yè)第5頁(yè)第6頁(yè)第7頁(yè)第8頁(yè)第9頁(yè)第10頁(yè)第11頁(yè)第12頁(yè)第13頁(yè)第14頁(yè)第15頁(yè)第16頁(yè)第17頁(yè)當(dāng)前第18頁(yè)第19頁(yè)第20頁(yè)第21頁(yè)第22頁(yè)第23頁(yè)第24頁(yè)第25頁(yè)第26頁(yè)第27頁(yè)第28頁(yè)第29頁(yè)第30頁(yè)第31頁(yè)第32頁(yè)第33頁(yè)第34頁(yè)第35頁(yè)第36頁(yè)第37頁(yè)第38頁(yè)第39頁(yè)第40頁(yè)第41頁(yè)第42頁(yè)第43頁(yè)第44頁(yè)第45頁(yè)第46頁(yè)第47頁(yè)第48頁(yè)第49頁(yè)第50頁(yè)第51頁(yè)第52頁(yè)第53頁(yè)第54頁(yè)第55頁(yè)第56頁(yè)第57頁(yè)第58頁(yè)第59頁(yè)第60頁(yè)第61頁(yè)第62頁(yè)第63頁(yè)第64頁(yè)第65頁(yè)第66頁(yè)第67頁(yè)第68頁(yè)第69頁(yè)第70頁(yè)第71頁(yè)第72頁(yè)第73頁(yè)第74頁(yè)第75頁(yè)第76頁(yè)第77頁(yè)第78頁(yè)第79頁(yè)第80頁(yè)第81頁(yè)第82頁(yè)第83頁(yè)第84頁(yè)第85頁(yè)第86頁(yè)第87頁(yè)第88頁(yè)第89頁(yè)第90頁(yè)第91頁(yè)第92頁(yè)第93頁(yè)第94頁(yè)第95頁(yè)第96頁(yè)第97頁(yè)第98頁(yè)第99頁(yè)第100頁(yè)第101頁(yè)第102頁(yè)第103頁(yè)第104頁(yè)第105頁(yè)第106頁(yè)第107頁(yè)第108頁(yè)第109頁(yè)第110頁(yè)第111頁(yè)第112頁(yè)第113頁(yè)第114頁(yè)第115頁(yè)第116頁(yè)第117頁(yè)第118頁(yè)第119頁(yè)第120頁(yè)第121頁(yè)第122頁(yè)第123頁(yè)第124頁(yè)第125頁(yè)第126頁(yè)第127頁(yè)第128頁(yè)第129頁(yè)第130頁(yè)第131頁(yè)第132頁(yè)第133頁(yè)第134頁(yè)第135頁(yè)第136頁(yè)第137頁(yè)第138頁(yè)第139頁(yè)第140頁(yè)
Philips Semiconductors
Preliminary specification
1999 Sep 28
18
TV signal processor-Teletext decoder with
embedded
μ
-Controller
TDA 935X/6X/8X series
The description of each of the SFR bits is shown in Table 4, The table has the SFR’s in alphabetical order.
Names
BIT7
BIT6
BIT5
BIT4
BIT3
BIT2
BIT1
BIT0
RESET
ACC
ACC<7>
ACC<6>
ACC<5>
ACC<4>
ACC<3>
ACC<2>
ACC<1>
ACC<0>
00H
ACC<7:0>
Accumulator value
B
B<7>
B<6>
B<5>
B<4>
B<3>
B<2>
B<1>
B<0>
00H
B<7:0>
B Register value
CCDAT1
CCD1<7>
CCD1<6>
CCD1<5>
CCD1<4>
CCD1<3>
CCD1<2>
CCD1<1>
CCD1<0>
00H
CCD1<7:0>
Closed Caption first data byte
CCDAT2
CCD2<7>
CCD2<6>
CCD2<5>
CCD2<4>
CCD2<3>
CCD2<2>
CCD2<1>
CCD2<0>
00H
CCD2<7:0>
Closed Caption second data byte
CCLIN
0
0
0
CS<4>
CS<3>
CS<2>
CS<1>
CS<0>
15H
CS<4:0>
Closed caption Slice line using 525 line number.
DPH
DPH<7>
DPH<6>
DPH<5>
DPH<4>
DPH<3>
DPH<2>
DPH<1>
DPH<0>
00H
DPH<7:0>
Data Pointer High byte, used with DPL to address auxiliary memory
DPL
DPL<7>
DPL<6>
DPL<5>
DPL<4>
DPL<3>
DPL<2>
DPL<1>
DPL<0>
00H
DPL<7:0>
Data pointer low byte, used with DPH to address auxiliary memory
IE
EA
EBUSY
ES2
ECC
ET1
EX1
ET0
EX0
00H
EA
Disable all interrupts (0), or use individual interrupt enable bits (1)
EBUSY
Enable BUSY interrupt
ES2
Enable I
2
C interrupt
ECC
Enable Closed Caption interrupt
ET1
Enable Timer 1 interrupt
EX1
Enable external interrupt 1
ET0
Enable Timer 0 interrupt
EX0
Enable External interrupt 0
IP
0
PBUSY
PES2
PCC
PT1
PX1
PT0
PX0
00H
PBUSY
Priority EBUSY interrupt
PES2
Priority ES2 Interrupt
PCC
Priority ECC interrupt
PT1
Priority Timer 1 interrupt
PX1
Priority External Interrupt 1
PT0
Priority Timer 0 interrupt
PX0
Priority External Interrupt 0
P0
-
P0<6>
P0<5>
-
-
-
-
-
FFH
P0<6:5>
Port 0 I/O register connected to external pins
P1
P1<7>
P1<6>
-
-
P1<3>
P1<2>
P1<1>
P1<0>
FFH
P1<7:6,3:0>
Port 1 I/O register connected to external pins
P2
-
-
-
-
-
-
-
P2<0>
FFH
P2<0>
Port 2 I/O register connected to external pins
Table 4 SFR Bit description
相關(guān)PDF資料
PDF描述
TDA936X TV signal processor-Teletext decoder with embedded m-Controller
TDA938X TV signal processor-Teletext decoder with embedded m-Controller
TDA9829T Downconverter For DVB(下變頻器 (DVB應(yīng)用))
TDAT04622 TDAT SONET/SDH 155/622/2488 Mbits/s Data Interfaces
TDAT042G51A-3BLL1 TDAT SONET/SDH 155/622/2488 Mbits/s Data Interfaces
相關(guān)代理商/技術(shù)參數(shù)
參數(shù)描述
TDA9380 制造商:未知廠家 制造商全稱:未知廠家 功能描述:TDA938O超級(jí)芯片將微處理器(CPU)與TV信號(hào)處理器集成在一起
TDA9383 制造商:未知廠家 制造商全稱:未知廠家 功能描述:
TDA9400 制造商:未知廠家 制造商全稱:未知廠家 功能描述:INTEGRATED CIRCUITS FOR TV AND RADIO RECEVERS
TDA9403 制造商:未知廠家 制造商全稱:未知廠家 功能描述:INTEGRATED CIRCUITS FOR TV AND RADIO RECEVERS
TDA9500 制造商:未知廠家 制造商全稱:未知廠家 功能描述:INTEGRATED CIRCUITS FOR TV AND RADIO RECEVERS