參數(shù)資料
型號: XRT84L38IB
廠商: EXAR CORP
元件分類: 數(shù)字傳輸電路
英文描述: Ultraframer DS3/E3/DS2/E2/DS1/E1/DS0
中文描述: DATACOM, FRAMER, PBGA388
封裝: 35 X 35 MM, PLASTIC, BGA-388
文件頁數(shù): 6/453頁
文件大?。?/td> 2982K
代理商: XRT84L38IB
第1頁第2頁第3頁第4頁第5頁當前第6頁第7頁第8頁第9頁第10頁第11頁第12頁第13頁第14頁第15頁第16頁第17頁第18頁第19頁第20頁第21頁第22頁第23頁第24頁第25頁第26頁第27頁第28頁第29頁第30頁第31頁第32頁第33頁第34頁第35頁第36頁第37頁第38頁第39頁第40頁第41頁第42頁第43頁第44頁第45頁第46頁第47頁第48頁第49頁第50頁第51頁第52頁第53頁第54頁第55頁第56頁第57頁第58頁第59頁第60頁第61頁第62頁第63頁第64頁第65頁第66頁第67頁第68頁第69頁第70頁第71頁第72頁第73頁第74頁第75頁第76頁第77頁第78頁第79頁第80頁第81頁第82頁第83頁第84頁第85頁第86頁第87頁第88頁第89頁第90頁第91頁第92頁第93頁第94頁第95頁第96頁第97頁第98頁第99頁第100頁第101頁第102頁第103頁第104頁第105頁第106頁第107頁第108頁第109頁第110頁第111頁第112頁第113頁第114頁第115頁第116頁第117頁第118頁第119頁第120頁第121頁第122頁第123頁第124頁第125頁第126頁第127頁第128頁第129頁第130頁第131頁第132頁第133頁第134頁第135頁第136頁第137頁第138頁第139頁第140頁第141頁第142頁第143頁第144頁第145頁第146頁第147頁第148頁第149頁第150頁第151頁第152頁第153頁第154頁第155頁第156頁第157頁第158頁第159頁第160頁第161頁第162頁第163頁第164頁第165頁第166頁第167頁第168頁第169頁第170頁第171頁第172頁第173頁第174頁第175頁第176頁第177頁第178頁第179頁第180頁第181頁第182頁第183頁第184頁第185頁第186頁第187頁第188頁第189頁第190頁第191頁第192頁第193頁第194頁第195頁第196頁第197頁第198頁第199頁第200頁第201頁第202頁第203頁第204頁第205頁第206頁第207頁第208頁第209頁第210頁第211頁第212頁第213頁第214頁第215頁第216頁第217頁第218頁第219頁第220頁第221頁第222頁第223頁第224頁第225頁第226頁第227頁第228頁第229頁第230頁第231頁第232頁第233頁第234頁第235頁第236頁第237頁第238頁第239頁第240頁第241頁第242頁第243頁第244頁第245頁第246頁第247頁第248頁第249頁第250頁第251頁第252頁第253頁第254頁第255頁第256頁第257頁第258頁第259頁第260頁第261頁第262頁第263頁第264頁第265頁第266頁第267頁第268頁第269頁第270頁第271頁第272頁第273頁第274頁第275頁第276頁第277頁第278頁第279頁第280頁第281頁第282頁第283頁第284頁第285頁第286頁第287頁第288頁第289頁第290頁第291頁第292頁第293頁第294頁第295頁第296頁第297頁第298頁第299頁第300頁第301頁第302頁第303頁第304頁第305頁第306頁第307頁第308頁第309頁第310頁第311頁第312頁第313頁第314頁第315頁第316頁第317頁第318頁第319頁第320頁第321頁第322頁第323頁第324頁第325頁第326頁第327頁第328頁第329頁第330頁第331頁第332頁第333頁第334頁第335頁第336頁第337頁第338頁第339頁第340頁第341頁第342頁第343頁第344頁第345頁第346頁第347頁第348頁第349頁第350頁第351頁第352頁第353頁第354頁第355頁第356頁第357頁第358頁第359頁第360頁第361頁第362頁第363頁第364頁第365頁第366頁第367頁第368頁第369頁第370頁第371頁第372頁第373頁第374頁第375頁第376頁第377頁第378頁第379頁第380頁第381頁第382頁第383頁第384頁第385頁第386頁第387頁第388頁第389頁第390頁第391頁第392頁第393頁第394頁第395頁第396頁第397頁第398頁第399頁第400頁第401頁第402頁第403頁第404頁第405頁第406頁第407頁第408頁第409頁第410頁第411頁第412頁第413頁第414頁第415頁第416頁第417頁第418頁第419頁第420頁第421頁第422頁第423頁第424頁第425頁第426頁第427頁第428頁第429頁第430頁第431頁第432頁第433頁第434頁第435頁第436頁第437頁第438頁第439頁第440頁第441頁第442頁第443頁第444頁第445頁第446頁第447頁第448頁第449頁第450頁第451頁第452頁第453頁
XRT84L38
II
OCTAL T1/E1/J1 FRAMER
REV. 1.0.1
T
ABLE
8: A
DDRESS
M
AP
................................................................................................................................................................ 54
1.6 DESCRIPTION OF THE CONTROL REGISTERS ............................................................................................ 55
T
ABLE
9: PMON T1/E1 R
ECEIVE
L
INE
C
ODE
(
BIPOLAR
) V
IOLATION
C
OUNTER
............................................................................... 159
T
ABLE
10: PMON T1/E1 R
ECEIVE
L
INE
C
ODE
(
BIPOLAR
) V
IOLATION
C
OUNTER
............................................................................. 159
T
ABLE
11: PMON T1/E1 R
ECEIVE
F
RAMING
A
LIGNMENT
B
IT
E
RROR
C
OUNTER
............................................................................ 159
T
ABLE
12: PMON T1/E1 R
ECEIVE
F
RAMING
A
LIGNMENT
B
IT
E
RROR
C
OUNTER
............................................................................ 159
T
ABLE
13: PMON T1/E1 R
ECEIVE
S
EVERELY
E
RRORED
F
RAME
C
OUNTER
................................................................................... 160
T
ABLE
14: PMON T1/E1 R
ECEIVE
CRC-4 B
LOCK
E
RROR
C
OUNTER
- MSB ................................................................................. 160
T
ABLE
15: PMON T1/E1 R
ECEIVE
CRC-4 B
LOCK
E
RROR
C
OUNTER
- LSB .................................................................................. 160
T
ABLE
16: PMON T1/E1 R
ECEIVE
F
AR
-E
ND
BL
OCK
E
RROR
C
OUNTER
- MSB .............................................................................. 160
T
ABLE
17: PMON T1/E1 R
ECEIVE
F
AR
E
ND
B
LOCK
E
RROR
C
OUNTER
......................................................................................... 161
T
ABLE
18: PMON T1/E1 R
ECEIVE
S
LIP
C
OUNTER
....................................................................................................................... 161
T
ABLE
19: PMON T1/E1 R
ECEIVE
L
OSS
OF
F
RAME
C
OUNTER
..................................................................................................... 161
T
ABLE
20: PMON T1/E1 R
ECEIVE
C
HANGE
OF
F
RAME
A
LIGNMENT
C
OUNTER
.............................................................................. 162
T
ABLE
21: PMON LAPD T1/E1 F
RAME
C
HECK
S
EQUENCE
E
RROR
C
OUNTER
.............................................................................. 162
T
ABLE
22: T1/E1 PRBS B
IT
E
RROR
C
OUNTER
MSB .................................................................................................................... 162
T
ABLE
23: T1/E1 PRBS B
IT
E
RROR
C
OUNTER
LSB ..................................................................................................................... 163
T
ABLE
24: T1/E1 T
RANSMIT
S
LIP
C
OUNTER
................................................................................................................................. 163
1.7 THE INTERRUPT STRUCTURE WITHIN THE FRAMER ............................................................................... 164
T
ABLE
25: L
IST
OF
THE
P
OSSIBLE
C
ONDITIONS
THAT
CAN
G
ENERATE
I
NTERRUPTS
,
IN
EACH
F
RAMER
............................................. 164
T
ABLE
26: A
DDRESS
OF
THE
B
LOCK
I
NTERRUPT
S
TATUS
R
EGISTERS
............................................................................................ 165
T
ABLE
27: B
LOCK
I
NTERRUPT
S
TATUS
R
EGISTER
......................................................................................................................... 166
T
ABLE
28: B
LOCK
I
NTERRUPT
E
NABLE
R
EGISTER
......................................................................................................................... 167
1.7.1 CONFIGURING THE INTERRUPT SYSTEM, AT THE FRAMER LEVEL.................................................................. 167
1.7.1.1 E
NABLING
/D
ISABLING
THE
F
RAMER
FOR
I
NTERRUPT
G
ENERATION
....................................................................... 167
T
ABLE
29: I
NTERRUPT
C
ONTROL
R
EGISTER
.................................................................................................................................. 168
1.7.1.2 C
ONFIGURING
THE
I
NTERRUPT
S
TATUS
B
ITS
WITHIN
A
GIVEN
F
RAMER
TO
BE
R
ESET
-
UPON
-R
EAD
OR
W
RITE
-
TO
-C
LEAR
.
168
1.7.1.3 A
UTOMATIC
R
ESET
OF
I
NTERRUPT
E
NABLE
B
ITS
................................................................................................. 168
2.0 THE E1 FRAMING STRUCTURE......................................................................................................... 170
2.1 THE SINGLE E1 FRAME................................................................................................................................. 170
F
IGURE
17. S
INGLE
E1 F
RAME
D
IAGRAM
...................................................................................................................................... 170
Timeslot 0............................................................................................................................................................... 170
Timeslot 0 octets within FAS frames ...................................................................................................................... 170
T
ABLE
30: B
IT
F
ORMAT
OF
T
IMESLOT
0
OCTET
WITHIN
A
FAS E1 F
RAME
...................................................................................... 170
Bit 0—Si (International Bit) ..................................................................................................................................... 171
T
ABLE
31: B
IT
F
ORMAT
OF
T
IMESLOT
0
OCTET
WITHIN
A
N
ON
-FAS E1 F
RAME
.............................................................................. 171
Bit 0—Si (International Bit) ..................................................................................................................................... 171
Bit 1—Fixed at “1”................................................................................................................................................... 171
Bit 2—A (FAS Frame Yellow Alarm Bit).................................................................................................................. 171
Bit 3 through 7—Sa4–Sa8 (National Bits) .............................................................................................................. 171
2.2 THE E1 MULTI-FRAME STRUCTURES.......................................................................................................... 171
2.2.1 THE CRC MULTI-FRAME STRUCTURE.................................................................................................................... 172
T
ABLE
32: B
IT
F
ORMAT
OF
ALL
T
IMESLOT
0
OCTETS
WITHIN
A
CRC M
ULTI
-
FRAME
......................................................................... 172
2.2.2 CAS MULTI-FRAMES AND CHANNEL ASSOCIATED SIGNALING........................................................................ 172
2.2.2.1 C
HANNEL
A
SSOCIATED
S
IGNALING
..................................................................................................................... 173
F
IGURE
18. F
RAME
/B
YTE
F
ORMAT
OF
THE
CAS M
ULTI
-F
RAME
S
TRUCTURE
.................................................................................. 173
2.2.2.2 C
OMMON
C
HANNEL
S
IGNALING
(CCS)................................................................................................................ 174
F
IGURE
19. E1 F
RAME
F
ORMAT
................................................................................................................................................... 174
3.0 THE DS1 FRAMING STRUCTURE...................................................................................................... 175
F
IGURE
20. T1 F
RAME
F
ORMAT
................................................................................................................................................... 175
3.1 T1 SUPER FRAME FORMAT (SF).................................................................................................................. 175
F
IGURE
21. T1 S
UPERFRAME
PCM F
ORMAT
................................................................................................................................ 176
T
ABLE
33: S
UPERFRAME
F
ORMAT
................................................................................................................................................ 176
3.2 T1 EXTENDED SUPERFRAME FORMAT ...................................................................................................... 177
F
IGURE
22. T1 E
XTENDED
S
UPERFRAME
F
ORMAT
........................................................................................................................ 177
T
ABLE
34: E
XTENDED
S
UPERFRAME
F
ORMAT
............................................................................................................................... 177
3.3 SLC 96 FORMAT (SLC)................................................................................................................................... 179
T
ABLE
35: SLC96 F
S
B
IT
C
ONTENTS
........................................................................................................................................ 179
4.0 THE DS1 TRANSMIT SECTION .......................................................................................................... 180
4.1 THE DS1 TRANSMIT PAYLOAD DATA INPUT INTERFACE BLOCK.......................................................... 180
4.1.1 DESCRIPTION OF THE TRANSMIT PAYLOAD DATA INPUT INTERFACE BLOCK.............................................. 180
T
RANSMIT
I
NTERFACE
C
ONTROL
R
EGISTER
(TICR) (I
NDIRECT
A
DDRESS
= 0
XN
0H, 0
X
20H)........................ 180
4.1.2 BRIEF DISCUSSION OF THE TRANSMIT PAYLOAD DATA INPUT INTERFACE BLOCK OPERATING AT 1.544MBIT/
相關(guān)PDF資料
PDF描述
XRT84V24 Ultraframer DS3/E3/DS2/E2/DS1/E1/DS0
XRT86L30 Ultraframer DS3/E3/DS2/E2/DS1/E1/DS0
XRT86L30IB Ultraframer DS3/E3/DS2/E2/DS1/E1/DS0
XRT86SH221 Ultraframer DS3/E3/DS2/E2/DS1/E1/DS0
XRT86SH221IB Ultraframer DS3/E3/DS2/E2/DS1/E1/DS0
相關(guān)代理商/技術(shù)參數(shù)
參數(shù)描述
XRT84L38-L38PCI 功能描述:網(wǎng)絡控制器與處理器 IC RoHS:否 制造商:Micrel 產(chǎn)品:Controller Area Network (CAN) 收發(fā)器數(shù)量: 數(shù)據(jù)速率: 電源電流(最大值):595 mA 最大工作溫度:+ 85 C 安裝風格:SMD/SMT 封裝 / 箱體:PBGA-400 封裝:Tray
XRT84L38-SL38PCI 功能描述:網(wǎng)絡控制器與處理器 IC RoHS:否 制造商:Micrel 產(chǎn)品:Controller Area Network (CAN) 收發(fā)器數(shù)量: 數(shù)據(jù)速率: 電源電流(最大值):595 mA 最大工作溫度:+ 85 C 安裝風格:SMD/SMT 封裝 / 箱體:PBGA-400 封裝:Tray
XRT85L61 制造商:EXAR 制造商全稱:EXAR 功能描述:BITS (BUILDING INTEGRATED TIMING SUPPLY) CLOCK EXTRACTOR
XRT85L61_10 制造商:EXAR 制造商全稱:EXAR 功能描述:BITS (Building Integrated Timing Supply) Clock Extractor
XRT85L61ES 功能描述:時鐘合成器/抖動清除器 RoHS:否 制造商:Skyworks Solutions, Inc. 輸出端數(shù)量: 輸出電平: 最大輸出頻率: 輸入電平: 最大輸入頻率:6.1 GHz 電源電壓-最大:3.3 V 電源電壓-最小:2.7 V 封裝 / 箱體:TSSOP-28 封裝:Reel