參數(shù)資料
型號(hào): XRT84L38IB
廠商: EXAR CORP
元件分類: 數(shù)字傳輸電路
英文描述: Ultraframer DS3/E3/DS2/E2/DS1/E1/DS0
中文描述: DATACOM, FRAMER, PBGA388
封裝: 35 X 35 MM, PLASTIC, BGA-388
文件頁(yè)數(shù): 14/453頁(yè)
文件大?。?/td> 2982K
代理商: XRT84L38IB
第1頁(yè)第2頁(yè)第3頁(yè)第4頁(yè)第5頁(yè)第6頁(yè)第7頁(yè)第8頁(yè)第9頁(yè)第10頁(yè)第11頁(yè)第12頁(yè)第13頁(yè)當(dāng)前第14頁(yè)第15頁(yè)第16頁(yè)第17頁(yè)第18頁(yè)第19頁(yè)第20頁(yè)第21頁(yè)第22頁(yè)第23頁(yè)第24頁(yè)第25頁(yè)第26頁(yè)第27頁(yè)第28頁(yè)第29頁(yè)第30頁(yè)第31頁(yè)第32頁(yè)第33頁(yè)第34頁(yè)第35頁(yè)第36頁(yè)第37頁(yè)第38頁(yè)第39頁(yè)第40頁(yè)第41頁(yè)第42頁(yè)第43頁(yè)第44頁(yè)第45頁(yè)第46頁(yè)第47頁(yè)第48頁(yè)第49頁(yè)第50頁(yè)第51頁(yè)第52頁(yè)第53頁(yè)第54頁(yè)第55頁(yè)第56頁(yè)第57頁(yè)第58頁(yè)第59頁(yè)第60頁(yè)第61頁(yè)第62頁(yè)第63頁(yè)第64頁(yè)第65頁(yè)第66頁(yè)第67頁(yè)第68頁(yè)第69頁(yè)第70頁(yè)第71頁(yè)第72頁(yè)第73頁(yè)第74頁(yè)第75頁(yè)第76頁(yè)第77頁(yè)第78頁(yè)第79頁(yè)第80頁(yè)第81頁(yè)第82頁(yè)第83頁(yè)第84頁(yè)第85頁(yè)第86頁(yè)第87頁(yè)第88頁(yè)第89頁(yè)第90頁(yè)第91頁(yè)第92頁(yè)第93頁(yè)第94頁(yè)第95頁(yè)第96頁(yè)第97頁(yè)第98頁(yè)第99頁(yè)第100頁(yè)第101頁(yè)第102頁(yè)第103頁(yè)第104頁(yè)第105頁(yè)第106頁(yè)第107頁(yè)第108頁(yè)第109頁(yè)第110頁(yè)第111頁(yè)第112頁(yè)第113頁(yè)第114頁(yè)第115頁(yè)第116頁(yè)第117頁(yè)第118頁(yè)第119頁(yè)第120頁(yè)第121頁(yè)第122頁(yè)第123頁(yè)第124頁(yè)第125頁(yè)第126頁(yè)第127頁(yè)第128頁(yè)第129頁(yè)第130頁(yè)第131頁(yè)第132頁(yè)第133頁(yè)第134頁(yè)第135頁(yè)第136頁(yè)第137頁(yè)第138頁(yè)第139頁(yè)第140頁(yè)第141頁(yè)第142頁(yè)第143頁(yè)第144頁(yè)第145頁(yè)第146頁(yè)第147頁(yè)第148頁(yè)第149頁(yè)第150頁(yè)第151頁(yè)第152頁(yè)第153頁(yè)第154頁(yè)第155頁(yè)第156頁(yè)第157頁(yè)第158頁(yè)第159頁(yè)第160頁(yè)第161頁(yè)第162頁(yè)第163頁(yè)第164頁(yè)第165頁(yè)第166頁(yè)第167頁(yè)第168頁(yè)第169頁(yè)第170頁(yè)第171頁(yè)第172頁(yè)第173頁(yè)第174頁(yè)第175頁(yè)第176頁(yè)第177頁(yè)第178頁(yè)第179頁(yè)第180頁(yè)第181頁(yè)第182頁(yè)第183頁(yè)第184頁(yè)第185頁(yè)第186頁(yè)第187頁(yè)第188頁(yè)第189頁(yè)第190頁(yè)第191頁(yè)第192頁(yè)第193頁(yè)第194頁(yè)第195頁(yè)第196頁(yè)第197頁(yè)第198頁(yè)第199頁(yè)第200頁(yè)第201頁(yè)第202頁(yè)第203頁(yè)第204頁(yè)第205頁(yè)第206頁(yè)第207頁(yè)第208頁(yè)第209頁(yè)第210頁(yè)第211頁(yè)第212頁(yè)第213頁(yè)第214頁(yè)第215頁(yè)第216頁(yè)第217頁(yè)第218頁(yè)第219頁(yè)第220頁(yè)第221頁(yè)第222頁(yè)第223頁(yè)第224頁(yè)第225頁(yè)第226頁(yè)第227頁(yè)第228頁(yè)第229頁(yè)第230頁(yè)第231頁(yè)第232頁(yè)第233頁(yè)第234頁(yè)第235頁(yè)第236頁(yè)第237頁(yè)第238頁(yè)第239頁(yè)第240頁(yè)第241頁(yè)第242頁(yè)第243頁(yè)第244頁(yè)第245頁(yè)第246頁(yè)第247頁(yè)第248頁(yè)第249頁(yè)第250頁(yè)第251頁(yè)第252頁(yè)第253頁(yè)第254頁(yè)第255頁(yè)第256頁(yè)第257頁(yè)第258頁(yè)第259頁(yè)第260頁(yè)第261頁(yè)第262頁(yè)第263頁(yè)第264頁(yè)第265頁(yè)第266頁(yè)第267頁(yè)第268頁(yè)第269頁(yè)第270頁(yè)第271頁(yè)第272頁(yè)第273頁(yè)第274頁(yè)第275頁(yè)第276頁(yè)第277頁(yè)第278頁(yè)第279頁(yè)第280頁(yè)第281頁(yè)第282頁(yè)第283頁(yè)第284頁(yè)第285頁(yè)第286頁(yè)第287頁(yè)第288頁(yè)第289頁(yè)第290頁(yè)第291頁(yè)第292頁(yè)第293頁(yè)第294頁(yè)第295頁(yè)第296頁(yè)第297頁(yè)第298頁(yè)第299頁(yè)第300頁(yè)第301頁(yè)第302頁(yè)第303頁(yè)第304頁(yè)第305頁(yè)第306頁(yè)第307頁(yè)第308頁(yè)第309頁(yè)第310頁(yè)第311頁(yè)第312頁(yè)第313頁(yè)第314頁(yè)第315頁(yè)第316頁(yè)第317頁(yè)第318頁(yè)第319頁(yè)第320頁(yè)第321頁(yè)第322頁(yè)第323頁(yè)第324頁(yè)第325頁(yè)第326頁(yè)第327頁(yè)第328頁(yè)第329頁(yè)第330頁(yè)第331頁(yè)第332頁(yè)第333頁(yè)第334頁(yè)第335頁(yè)第336頁(yè)第337頁(yè)第338頁(yè)第339頁(yè)第340頁(yè)第341頁(yè)第342頁(yè)第343頁(yè)第344頁(yè)第345頁(yè)第346頁(yè)第347頁(yè)第348頁(yè)第349頁(yè)第350頁(yè)第351頁(yè)第352頁(yè)第353頁(yè)第354頁(yè)第355頁(yè)第356頁(yè)第357頁(yè)第358頁(yè)第359頁(yè)第360頁(yè)第361頁(yè)第362頁(yè)第363頁(yè)第364頁(yè)第365頁(yè)第366頁(yè)第367頁(yè)第368頁(yè)第369頁(yè)第370頁(yè)第371頁(yè)第372頁(yè)第373頁(yè)第374頁(yè)第375頁(yè)第376頁(yè)第377頁(yè)第378頁(yè)第379頁(yè)第380頁(yè)第381頁(yè)第382頁(yè)第383頁(yè)第384頁(yè)第385頁(yè)第386頁(yè)第387頁(yè)第388頁(yè)第389頁(yè)第390頁(yè)第391頁(yè)第392頁(yè)第393頁(yè)第394頁(yè)第395頁(yè)第396頁(yè)第397頁(yè)第398頁(yè)第399頁(yè)第400頁(yè)第401頁(yè)第402頁(yè)第403頁(yè)第404頁(yè)第405頁(yè)第406頁(yè)第407頁(yè)第408頁(yè)第409頁(yè)第410頁(yè)第411頁(yè)第412頁(yè)第413頁(yè)第414頁(yè)第415頁(yè)第416頁(yè)第417頁(yè)第418頁(yè)第419頁(yè)第420頁(yè)第421頁(yè)第422頁(yè)第423頁(yè)第424頁(yè)第425頁(yè)第426頁(yè)第427頁(yè)第428頁(yè)第429頁(yè)第430頁(yè)第431頁(yè)第432頁(yè)第433頁(yè)第434頁(yè)第435頁(yè)第436頁(yè)第437頁(yè)第438頁(yè)第439頁(yè)第440頁(yè)第441頁(yè)第442頁(yè)第443頁(yè)第444頁(yè)第445頁(yè)第446頁(yè)第447頁(yè)第448頁(yè)第449頁(yè)第450頁(yè)第451頁(yè)第452頁(yè)第453頁(yè)
XRT84L38
X
OCTAL T1/E1/J1 FRAMER
REV. 1.0.1
F
RAMING
S
ELECT
R
EGISTER
(FSR) (I
NDIRECT
A
DDRESS
= 0
XN
0H, 0
X
07H) ............................................... 335
10.3 HOW TO CONFIGURE THE FRAMER TO APPLY DATA AND SIGNALING CONDITIONING TO RECEIVED DS1
PAYLOAD DATA ON A PER-CHANNEL BASIS ......................................................................................... 336
R
ECEIVE
C
HANNEL
C
ONTROL
R
EGISTER
(RCCR) (I
NDIRECT
A
DDRESS
= 0
XN
2H, 0
X
60H - 0
X
7FH) ............ 337
R
ECEIVE
U
SER
IDLE C
ODE
R
EGISTER
(UCR) (I
NDIRECT
A
DDRESS
= 0
XN
02H, 0
X
80H - 0
X
97H)................ 337
10.4 HOW TO CONFIGURE THE XRT84L38 FRAMER TO APPLY ZERO CODE SUPPRESSION TO RECEIVED DS1
PAYLOAD DATA ON A PER-CHANNEL BASIS ......................................................................................... 337
R
ECEIVE
C
HANNEL
C
ONTROL
R
EGISTER
(RCCR) (I
NDIRECT
A
DDRESS
= 0
XN
2H, 0
X
60H - 0
X
7FH) ............ 338
10.5 HOW TO CONFIGURE THE XRT84L38 FRAMER TO EXTRACT ROBBED-BIT SIGNALING INFORMATION
338
10.5.1 CONFIGURE THE FRAMER TO RECEIVE AND EXTRACT ROBBED-BIT SIGNALING....................................... 338
R
ECEIVE
S
IGNALING
C
ONTROL
R
EGISTER
(RSCR) (I
NDIRECT
A
DDRESS
= 0
XN
2H, 0
X
A0H - 0
X
B7H) ......... 339
F
RAMER
I
NTERRUPT
E
NABLE
R
EGISTER
(FIER) (I
NDIRECT
A
DDRESS
= 0
XN
AH, 0
X
05H)............................ 339
B
LOCK
I
NTERRUPT
E
NABLE
R
EGISTER
(BIER) (I
NDIRECT
A
DDRESS
= 0
XN
AH, 0
X
00H)............................... 339
F
RAMER
I
NTERRUPT
S
TATUS
R
EGISTER
(FISR) (I
NDIRECT
A
DDRESS
= 0
XN
AH, 0
X
04H)............................ 340
S
IGNALING
C
HANGE
R
EGISTERS
(SCR) (I
NDIRECT
A
DDRESS
= 0
XN
0H, 0
X
0DH - 0
X
0FH).......................... 340
10.5.1.1 S
TORE
S
IGNALING
B
ITS
INTO
RSRA R
EGISTER
A
RRAY
..................................................................................... 340
R
ECEIVE
S
IGNALING
R
EGISTER
A
RRAY
(RSRA) (I
NDIRECT
A
DDRESS
= 0
XN
4H, 0
X
00H - 0
X
17H) .............. 341
10.5.1.2 O
UTPUTTING
S
IGNALING
B
ITS
THROUGH
R
X
S
IG
_
N
P
IN
...................................................................................... 341
R
ECEIVE
I
NTERFACE
C
ONTROL
R
EGISTER
(TICR) (I
NDIRECT
A
DDRESS
= 0
XN
0H, 0
X
20H) ......................... 341
F
IGURE
116. T
IMING
D
IAGRAM
OF
THE
R
X
S
IG
_
N
O
UTPUT
PIN
....................................................................................................... 342
R
ECEIVE
S
IGNALING
C
ONTROL
R
EGISTER
(RSCR) (I
NDIRECT
A
DDRESS
= 0
XN
2H, 0
X
A0H - 0
X
B7H) ......... 342
10.5.1.3 S
END
S
IGNALING
D
ATA
THROUGH
R
X
S
ER
_
N
P
IN
............................................................................................... 342
10.5.1.4 S
IGNALING
D
ATA
S
UBSTITUTION
....................................................................................................................... 342
R
ECEIVE
S
IGNALING
C
ONTROL
R
EGISTER
(RSCR) (I
NDIRECT
A
DDRESS
= 0
XN
2H, 0
X
A0H - 0
X
B7H) ......... 342
R
ECEIVE
S
UBSTITUTION
S
IGNALING
R
EGISTER
(RSSR) (I
NDIRECT
A
DDRESS
= 0
XN
02H, 0
X
80H - 0
X
97H). 343
R
ECEIVE
S
IGNALING
C
ONTROL
R
EGISTER
(RSCR) (I
NDIRECT
A
DDRESS
= 0
XN
2H, 0
X
40H - 0
X
57H).......... 344
10.6 HOW TO CONFIGURE THE FRAMER TO DETECT ALARMS AND ERROR CONDITIONS...................... 344
10.6.1 HOW TO CONFIGURE THE FRAMER TO DETECT AIS ALARM........................................................................... 344
A
LARM
G
ENERATION
R
EGISTER
(AGR) (I
NDIRECT
A
DDRESS
= 0
XN
0H, 0
X
08H)......................................... 345
A
LARM
AND
E
RROR
I
NTERRUPT
E
NABLE
R
EGISTER
(AEIER) (I
NDIRECT
A
DDRESS
= 0
XN
AH, 0
X
03H)......... 345
B
LOCK
I
NTERRUPT
E
NABLE
R
EGISTER
(BIER) (I
NDIRECT
A
DDRESS
= 0
XN
AH, 0
X
01H) .............................. 345
A
LARM
AND
E
RROR
S
TATUS
R
EGISTER
(AESR) (I
NDIRECT
A
DDRESS
= 0
XN
AH, 0
X
02H) ............................ 346
A
LARM
AND
E
RROR
S
TATUS
R
EGISTER
(AESR) (I
NDIRECT
A
DDRESS
= 0
XN
AH, 0
X
02H) ........................... 346
10.6.2 HOW TO CONFIGURE THE FRAMER TO DETECT RED ALARM......................................................................... 346
A
LARM
AND
E
RROR
I
NTERRUPT
E
NABLE
R
EGISTER
(AEIER) (I
NDIRECT
A
DDRESS
= 0
XN
AH, 0
X
03H)......... 347
B
LOCK
I
NTERRUPT
E
NABLE
R
EGISTER
(BIER) (I
NDIRECT
A
DDRESS
= 0
XN
AH, 0
X
01H)............................... 347
A
LARM
AND
E
RROR
S
TATUS
R
EGISTER
(AESR) (I
NDIRECT
A
DDRESS
= 0
XN
AH, 0
X
02H) ............................ 347
A
LARM
AND
E
RROR
S
TATUS
R
EGISTER
(AESR) (I
NDIRECT
A
DDRESS
= 0
XN
AH, 0
X
02H) ............................ 348
10.6.3 HOW TO CONFIGURE THE FRAMER TO DETECT YELLOW ALARM ................................................................. 348
A
LARM
AND
E
RROR
I
NTERRUPT
E
NABLE
R
EGISTER
(AEIER) (I
NDIRECT
A
DDRESS
= 0
XN
AH, 0
X
03H).......... 348
B
LOCK
I
NTERRUPT
E
NABLE
R
EGISTER
(BIER) (I
NDIRECT
A
DDRESS
= 0
XN
AH, 0
X
01H)............................... 348
A
LARM
AND
E
RROR
S
TATUS
R
EGISTER
(AESR) (I
NDIRECT
A
DDRESS
= 0
XN
AH, 0
X
02H) ............................ 349
A
LARM
AND
E
RROR
S
TATUS
R
EGISTER
(AESR) (I
NDIRECT
A
DDRESS
= 0
XN
AH, 0
X
02H) ........................... 349
10.6.4 HOW TO CONFIGURE THE FRAMER TO DETECT BIPOLAR VIOLATION.......................................................... 349
A
LARM
AND
E
RROR
I
NTERRUPT
E
NABLE
R
EGISTER
(AEIER) (I
NDIRECT
A
DDRESS
= 0
XN
AH, 0
X
03H)......... 350
B
LOCK
I
NTERRUPT
E
NABLE
R
EGISTER
(BIER) (I
NDIRECT
A
DDRESS
= 0
XN
AH, 0
X
01H)............................... 350
A
LARM
AND
E
RROR
S
TATUS
R
EGISTER
(AESR) (I
NDIRECT
A
DDRESS
= 0
XN
AH, 0
X
02H) ........................... 350
10.6.5 HOW TO CONFIGURE THE FRAMER TO DETECT LOSS OF SIGNAL ................................................................ 350
A
LARM
AND
E
RROR
I
NTERRUPT
E
NABLE
R
EGISTER
(AEIER) (I
NDIRECT
A
DDRESS
= 0
XN
AH, 0
X
03H).......... 351
B
LOCK
I
NTERRUPT
E
NABLE
R
EGISTER
(BIER) (I
NDIRECT
A
DDRESS
= 0
XN
AH, 0
X
01H)............................... 351
A
LARM
AND
E
RROR
S
TATUS
R
EGISTER
(AESR) (I
NDIRECT
A
DDRESS
= 0
XN
AH, 0
X
02H) ........................... 351
11.0 E1 TRANSMIT FRAMER BLOCK...................................................................................................... 352
11.1 HOW TO CONFIGURE XRT84L38 TO OPERATE IN E1 MODE.................................................................. 352
C
LOCK
S
ELECT
R
EGISTER
(CSR) (I
NDIRECT
A
DDRESS
= 0
XN
0H, 0
X
00H).................................................. 352
11.2 HOW TO CONFIGURE THE FRAMER TO TRANSMIT AND RECEIVE DATA IN E1 FRAMING FORMAT 352
11.2.1 HOW TO CONFIGURE THE FRAMER TO CHOOSE FAS SEARCHING ALGORITHM......................................... 352
F
RAMING
S
ELECT
R
EGISTER
(FSR) (I
NDIRECT
A
DDRESS
= 0
XN
0H, 0
X
07H) .............................................. 353
相關(guān)PDF資料
PDF描述
XRT84V24 Ultraframer DS3/E3/DS2/E2/DS1/E1/DS0
XRT86L30 Ultraframer DS3/E3/DS2/E2/DS1/E1/DS0
XRT86L30IB Ultraframer DS3/E3/DS2/E2/DS1/E1/DS0
XRT86SH221 Ultraframer DS3/E3/DS2/E2/DS1/E1/DS0
XRT86SH221IB Ultraframer DS3/E3/DS2/E2/DS1/E1/DS0
相關(guān)代理商/技術(shù)參數(shù)
參數(shù)描述
XRT84L38-L38PCI 功能描述:網(wǎng)絡(luò)控制器與處理器 IC RoHS:否 制造商:Micrel 產(chǎn)品:Controller Area Network (CAN) 收發(fā)器數(shù)量: 數(shù)據(jù)速率: 電源電流(最大值):595 mA 最大工作溫度:+ 85 C 安裝風(fēng)格:SMD/SMT 封裝 / 箱體:PBGA-400 封裝:Tray
XRT84L38-SL38PCI 功能描述:網(wǎng)絡(luò)控制器與處理器 IC RoHS:否 制造商:Micrel 產(chǎn)品:Controller Area Network (CAN) 收發(fā)器數(shù)量: 數(shù)據(jù)速率: 電源電流(最大值):595 mA 最大工作溫度:+ 85 C 安裝風(fēng)格:SMD/SMT 封裝 / 箱體:PBGA-400 封裝:Tray
XRT85L61 制造商:EXAR 制造商全稱:EXAR 功能描述:BITS (BUILDING INTEGRATED TIMING SUPPLY) CLOCK EXTRACTOR
XRT85L61_10 制造商:EXAR 制造商全稱:EXAR 功能描述:BITS (Building Integrated Timing Supply) Clock Extractor
XRT85L61ES 功能描述:時(shí)鐘合成器/抖動(dòng)清除器 RoHS:否 制造商:Skyworks Solutions, Inc. 輸出端數(shù)量: 輸出電平: 最大輸出頻率: 輸入電平: 最大輸入頻率:6.1 GHz 電源電壓-最大:3.3 V 電源電壓-最小:2.7 V 封裝 / 箱體:TSSOP-28 封裝:Reel