參數(shù)資料
型號: W942504CH-7
廠商: WINBOND ELECTRONICS CORP
元件分類: DRAM
英文描述: 64M X 4 DDR DRAM, 0.75 ns, PDSO66
封裝: 0.400 X 0.875 INCH, 0.65 MM PITCH, TSOP2-66
文件頁數(shù): 36/45頁
文件大?。?/td> 1261K
代理商: W942504CH-7
W942504CH
Publication Release Date: February 14, 2003
- 41 -
Revision A1
Timing Waveforms, continued
4 Bank Interleave Read Operation (CL = 2, BL = 2)
CMD
DQS
CLK
DQ
Q0a
Q1a
Q0b
Q1b
ACTa/b/c/d
: Bank Act. CMD of bank a/b/c/d
READAa/b/c/d : Read with Auto Pre.CMD of bank a/b/c/d
APa/b/c/d
: Auto Pre. of bank a/b/c/d
ACTa
ACTb
READAa
ACTc
READAb
ACTd
READAc
ACTa
APa
APb
tRCD(a)
tRAS(a)
tRP
tRAS(b)
tRCD(b)
CL(a)
CL(b)
Preamble
Postamble Preamble
tRRD
tRC(a)
tRRD
tRAS(c)
tRAS(d)
tRCD(d)
tRCD(c)
tRRD
4 Bank Interleave Read Operation (CL = 2, BL = 4)
CMD
DQS
CLK
DQ
ACTa/b/c/d
: Bank Act. CMD of bank a/b/c/d
READAa/b/c/d : Read with Auto Pre.CMD of bank a/b/c/d
APa/b/c/d
: Auto Pre. of bank a/b/c/d
ACTa
READAa
ACTb
READAb
ACTc
READAc
ACTd
READAd
ACTa
APa
APb
tRCD(a)
tRAS(a)
tRP(a)
tRAS(b)
tRCD(b)
CL(a)
CL(b)
tRRD
tRC(a)
tRRD
tRAS(c)
tRAS(d)
tRCD(d)
tRCD(c)
tRRD
Q2a
Q3a
Q2b
Q3b
CL(c)
Preamble
Q0a
Q1a
Q0b
Q1b
Q0a
Q1a
CL(b)
APc
相關PDF資料
PDF描述
W9864G6IH-6 4M X 16 DDR DRAM, 5 ns, PDSO54
WA-1RX33-A4 SNAP ACTING/LIMIT SWITCH
WA-A325CBM Peripheral Interface
WA-A325CPC Peripheral Interface
WA-A325CPI Peripheral Interface
相關代理商/技術參數(shù)
參數(shù)描述
W942508BH 制造商:未知廠家 制造商全稱:未知廠家 功能描述:DRAM
W942508CH 制造商:WINBOND 制造商全稱:Winbond 功能描述:8M x 4 BANKS x 8 BIT DDR SDRAM
W942508CH-5 制造商:WINBOND 制造商全稱:Winbond 功能描述:8M x 4 BANKS x 8 BIT DDR SDRAM
W942508CH-6 制造商:WINBOND 制造商全稱:Winbond 功能描述:8M x 4 BANKS x 8 BIT DDR SDRAM
W942508CH-7 制造商:WINBOND 制造商全稱:Winbond 功能描述:8M x 4 BANKS x 8 BIT DDR SDRAM