參數(shù)資料
型號(hào): PQ2FADSVRRM
英文描述: PQ2FADS-VR Users Manual
中文描述: PQ2FADS - VR的用戶手冊(cè)
文件頁數(shù): 49/186頁
文件大小: 2001K
代理商: PQ2FADSVRRM
第1頁第2頁第3頁第4頁第5頁第6頁第7頁第8頁第9頁第10頁第11頁第12頁第13頁第14頁第15頁第16頁第17頁第18頁第19頁第20頁第21頁第22頁第23頁第24頁第25頁第26頁第27頁第28頁第29頁第30頁第31頁第32頁第33頁第34頁第35頁第36頁第37頁第38頁第39頁第40頁第41頁第42頁第43頁第44頁第45頁第46頁第47頁第48頁當(dāng)前第49頁第50頁第51頁第52頁第53頁第54頁第55頁第56頁第57頁第58頁第59頁第60頁第61頁第62頁第63頁第64頁第65頁第66頁第67頁第68頁第69頁第70頁第71頁第72頁第73頁第74頁第75頁第76頁第77頁第78頁第79頁第80頁第81頁第82頁第83頁第84頁第85頁第86頁第87頁第88頁第89頁第90頁第91頁第92頁第93頁第94頁第95頁第96頁第97頁第98頁第99頁第100頁第101頁第102頁第103頁第104頁第105頁第106頁第107頁第108頁第109頁第110頁第111頁第112頁第113頁第114頁第115頁第116頁第117頁第118頁第119頁第120頁第121頁第122頁第123頁第124頁第125頁第126頁第127頁第128頁第129頁第130頁第131頁第132頁第133頁第134頁第135頁第136頁第137頁第138頁第139頁第140頁第141頁第142頁第143頁第144頁第145頁第146頁第147頁第148頁第149頁第150頁第151頁第152頁第153頁第154頁第155頁第156頁第157頁第158頁第159頁第160頁第161頁第162頁第163頁第164頁第165頁第166頁第167頁第168頁第169頁第170頁第171頁第172頁第173頁第174頁第175頁第176頁第177頁第178頁第179頁第180頁第181頁第182頁第183頁第184頁第185頁第186頁
Functional Description
MOTOROLA
PQ2FADS-VR User’s Manual
For More Information On This Product,
Go to: www.freescale.com
37
synchronization and low skew. The PCI clock scheme is shown in
Figure 4-4.
Figure 4-4.
PCI Clock Generator Scheme
4.4
Bus Configuration
The PQ2 may be configured in 2 possible bus modes depending on the presence of L2 cache on
board.
1. Single PQ2 Mode
2. 60X Bus Mode.
4.4.1
Single PQ2 Mode
When a L2 Cache is not present on the board, the PQ2 is configured in Single PQ2 Mode. I.e.,
assuming only one PQ2 on the 60x bus, with no support for external master access. This allows
for internal address multiplexing to occur which makes the external address multiplexers
redundant and therefore not assembled. This improves SDRAM performance.
4.4.2
60X Bus Mode
When L2 Cache is installed on the PQ2FADS-VR, the PQ2 may no longer operate in single PQ2
mode since the address must be seen as is by the cache. That requires the use of the external
address multiplexers for the SDRAM. In this mode, SDRAM performance is decreased due to
added wait-state, caused by the delay associated with the external multiplexers, on the 1’st access
in a page,.
NOTE
In this mode, only devices which are 60x com-
patible (or devices which have 64 bit data bus
and are buffered from the 60x bus) can operate
on the 60x bus. This due to the 60x bus address
tenure feature. This means that when the L2
66 MHZ
CLOCK GEN.
PQ2
CLKIN1
DLLOUT
CLKIN2
IN
OUT1
OUT2
OUT3
OUT4
PCI Device
#1
PCI Device
#2
PCI Device
#3
Low Skew Clock Buffer
F
Freescale Semiconductor, Inc.
n
.
相關(guān)PDF資料
PDF描述
PQ2FADSZURM MPC82xx Family Application Development System Users Manual
PQ2LXXX2MSP LOW POWER-LOSS VOLTAGE REGULATOR
PQ30RF11
PQ30
PQ30RV1B Positive Adjustable Voltage Regulator
相關(guān)代理商/技術(shù)參數(shù)
參數(shù)描述
PQ2FADS-ZU 功能描述:開發(fā)板和工具包 - 其他處理器 PQ2 FAMILY ADS-480 TBGA RoHS:否 制造商:Freescale Semiconductor 產(chǎn)品:Development Systems 工具用于評(píng)估:P3041 核心:e500mc 接口類型:I2C, SPI, USB 工作電源電壓:
PQ2L2152MSPQ 制造商:SHARP 制造商全稱:Sharp Electrionic Components 功能描述:2-Output Type Low Power-Loss Voltage Regulators
PQ2L2182MSPQ 功能描述:低壓差穩(wěn)壓器 - LDO Dual 1.8V and 2.5V 250mA/ch RoHS:否 制造商:Texas Instruments 最大輸入電壓:36 V 輸出電壓:1.4 V to 20.5 V 回動(dòng)電壓(最大值):307 mV 輸出電流:1 A 負(fù)載調(diào)節(jié):0.3 % 輸出端數(shù)量: 輸出類型:Fixed 最大工作溫度:+ 125 C 安裝風(fēng)格:SMD/SMT 封裝 / 箱體:VQFN-20
PQ2L3152MSPQ 功能描述:低壓差穩(wěn)壓器 - LDO FixD2output 0.25A/ch Vo=3.3V/1.5V RoHS:否 制造商:Texas Instruments 最大輸入電壓:36 V 輸出電壓:1.4 V to 20.5 V 回動(dòng)電壓(最大值):307 mV 輸出電流:1 A 負(fù)載調(diào)節(jié):0.3 % 輸出端數(shù)量: 輸出類型:Fixed 最大工作溫度:+ 125 C 安裝風(fēng)格:SMD/SMT 封裝 / 箱體:VQFN-20
PQ2L3182MSPQ 功能描述:低壓差穩(wěn)壓器 - LDO Dual 1.8V and 3.3V 250mA/ch RoHS:否 制造商:Texas Instruments 最大輸入電壓:36 V 輸出電壓:1.4 V to 20.5 V 回動(dòng)電壓(最大值):307 mV 輸出電流:1 A 負(fù)載調(diào)節(jié):0.3 % 輸出端數(shù)量: 輸出類型:Fixed 最大工作溫度:+ 125 C 安裝風(fēng)格:SMD/SMT 封裝 / 箱體:VQFN-20