參數(shù)資料
型號: AM79C978AKCW
廠商: ADVANCED MICRO DEVICES INC
元件分類: 微控制器/微處理器
英文描述: Single-Chip 1/10 Mbps PCI Home Networking Controller
中文描述: 5 CHANNEL(S), 10M bps, LOCAL AREA NETWORK CONTROLLER, PQFP160
封裝: PLASTIC, QFP-160
文件頁數(shù): 252/256頁
文件大?。?/td> 3505K
代理商: AM79C978AKCW
第1頁第2頁第3頁第4頁第5頁第6頁第7頁第8頁第9頁第10頁第11頁第12頁第13頁第14頁第15頁第16頁第17頁第18頁第19頁第20頁第21頁第22頁第23頁第24頁第25頁第26頁第27頁第28頁第29頁第30頁第31頁第32頁第33頁第34頁第35頁第36頁第37頁第38頁第39頁第40頁第41頁第42頁第43頁第44頁第45頁第46頁第47頁第48頁第49頁第50頁第51頁第52頁第53頁第54頁第55頁第56頁第57頁第58頁第59頁第60頁第61頁第62頁第63頁第64頁第65頁第66頁第67頁第68頁第69頁第70頁第71頁第72頁第73頁第74頁第75頁第76頁第77頁第78頁第79頁第80頁第81頁第82頁第83頁第84頁第85頁第86頁第87頁第88頁第89頁第90頁第91頁第92頁第93頁第94頁第95頁第96頁第97頁第98頁第99頁第100頁第101頁第102頁第103頁第104頁第105頁第106頁第107頁第108頁第109頁第110頁第111頁第112頁第113頁第114頁第115頁第116頁第117頁第118頁第119頁第120頁第121頁第122頁第123頁第124頁第125頁第126頁第127頁第128頁第129頁第130頁第131頁第132頁第133頁第134頁第135頁第136頁第137頁第138頁第139頁第140頁第141頁第142頁第143頁第144頁第145頁第146頁第147頁第148頁第149頁第150頁第151頁第152頁第153頁第154頁第155頁第156頁第157頁第158頁第159頁第160頁第161頁第162頁第163頁第164頁第165頁第166頁第167頁第168頁第169頁第170頁第171頁第172頁第173頁第174頁第175頁第176頁第177頁第178頁第179頁第180頁第181頁第182頁第183頁第184頁第185頁第186頁第187頁第188頁第189頁第190頁第191頁第192頁第193頁第194頁第195頁第196頁第197頁第198頁第199頁第200頁第201頁第202頁第203頁第204頁第205頁第206頁第207頁第208頁第209頁第210頁第211頁第212頁第213頁第214頁第215頁第216頁第217頁第218頁第219頁第220頁第221頁第222頁第223頁第224頁第225頁第226頁第227頁第228頁第229頁第230頁第231頁第232頁第233頁第234頁第235頁第236頁第237頁第238頁第239頁第240頁第241頁第242頁第243頁第244頁第245頁第246頁第247頁第248頁第249頁第250頁第251頁當(dāng)前第252頁第253頁第254頁第255頁第256頁
Index-6
Am79C978A
M
MAC 62, 63, 64
Magic Packet Mode 88
Magic Packet
mode 1
Management Cycle Timing 224
Management Data Clock 26
Management Data Input/Output 26
Management Data Output Valid Delay Timing 231
Management Data Setup and Hold Timing 231
Management Interfaces 79
Manchester Encoder/Decoder 10
Master Abort 46, 48
Master Bus Interface Unit 39
Master Cycle Data Parity Error Response 48
Master Initiated Termination 45
MDC 26
MDC Waveform 230
MDIO 26
Media Access Controller (MAC) 1, 2
Media Access Management 64
Media Independent Interface 29
Medium Allocation 64
Microsoft OnNow 2
MII Interface 25
MII interface 2
MII Management Frames 31
MII Management Interface 30
MII Network Status Interface 30
MII Receive Interface 30
MII Transmit Interface 29
Miscellaneous Loopback Features 70
Mode 196
N
NAND Tree Circuitry 91
NAND Tree Circuitry (160 PQFP 91
NAND Tree Circuitry (160 PQFP) 91
NAND Tree Pin Sequence (144 TQFP) 92
NAND Tree Pin Sequence (160 PQFP) 92
NAND Tree Testing 91
NAND Tree Waveform 93
Network Interfaces 29
Network Port Manager 32
No SRAM Configuration 81
Non-Burst FIFO DMA Transfers 54
Non-Burst Read Transfer 40
Non-Burst Write Transfer 42
Normal and Tri-State Outputs 225
O
Offset 00h 99
Offset 02h 99
Offset 04h 100
Offset 06h 101
Offset 08h 102
Offset 09h 102
Offset 0Ah 102
Offset 0Bh 103
Offset 0Dh 103
Offset 0Eh 103
Offset 10h 103
Offset 14h 104
Offset 2Ch 104
Offset 2Eh 104
Offset 30h 105
Offset 34h 105
Offset 3Ch 105
Offset 3Dh 106
Offset 3Eh 106
Offset 3Fh 106
Offset 40h 106
Offset 41h 106
Offset 42h 106
Offset 44h 107
Offset 46h 108
Offset 47h 108
OnNow Functional Diagram 87
OnNow Pattern Match Mode 87
OnNow Wake-Up Sequence 86
Operating Ranges 217
Ordering Information 20
Other Data Registers 90
Outline of LAPP Flow B-1
Output and Float Delay Timing 219
Output Tri-State Delay Timing 227
Output Tri-state Delay Timing 227
Output Valid Delay Timing 227
P
PADR 196
PAR 22
Parity 22
Parity Error 22
Parity Error Response 37, 46
Pattern Match RAM 89
Pattern Match RAM (PMR) 87
PCI and JTAG Configuration Information 32
PCI Base-Class Register Offset 0Bh 103
PCI Bus Interface Pins - 3.3 V Signaling 217
PCI Bus Interface Pins - 5 V Signaling 217
PCI Bus Power Management Interface specification 2
PCI Capabilities Pointer Register 105
PCI Capability Identifier Register 106
PCI Command Register 100
PCI Command Register Offset 04h 100
PCI Configuration Registers 94, 98, 99, 204
PCI Configuration Space Layout 94
PCI Data Register 108
PCI Data Register Offset 47h 108
PCI Device ID Register 99
PCI Device ID Register Offset 02h 99
PCI Expansion ROM Base Address Register 105
PCI Header Type Register 103
PCI Header Type Register Offset 0Eh 103
PCI I/O Base Address Register 103
相關(guān)PDF資料
PDF描述
AM79C978AVCW Single-Chip 1/10 Mbps PCI Home Networking Controller
AM79C978 Single-Chip 1/10 Mbps PCI Home Networking Controller
AM79C981 Integrated Multiport Repeater Plus⑩ (IMR+⑩)
AM79C981JC Integrated Multiport Repeater Plus⑩ (IMR+⑩)
AM79C982 basic Integrated Multiport Repeater (bIMR)
相關(guān)代理商/技術(shù)參數(shù)
參數(shù)描述
AM79C978AVCW 制造商:AMD 制造商全稱:Advanced Micro Devices 功能描述:Single-Chip 1/10 Mbps PCI Home Networking Controller
AM79C978KC/W 制造商:AMD 制造商全稱:Advanced Micro Devices 功能描述:Single-Chip 1/10 Mbps PCI Home Networking Controller
AM79C978VC/W 制造商:AMD 制造商全稱:Advanced Micro Devices 功能描述:Single-Chip 1/10 Mbps PCI Home Networking Controller
AM79C979BKC\\W 制造商:Advanced Micro Devices 功能描述:
AM79C98 制造商:AMD 制造商全稱:Advanced Micro Devices 功能描述:Twisted-Pair Ethernet Transceiver (TPEX)