參數(shù)資料
型號: OR3TP12
英文描述: Field-Programmable System Chip (FPSC) Embedded Master/Target PCI Interface
中文描述: 現(xiàn)場可編程系統(tǒng)芯片(促進文化基金)嵌入式主/目標(biāo)PCI接口
文件頁數(shù): 106/128頁
文件大?。?/td> 2450K
代理商: OR3TP12
ORCAOR3TP12 FPSC
Embedded Master/Target PCI Interface
Data Sheet
March 2000
106
L Lucent Technologies Inc.
Pin
OR3TP12
Function
65
66
67
68
69
70
71
72
73
74
75
76
77
78
79
80
81
82
83
84
85
86
87
88
89
90
91
92
93
94
95
96
PB2A
PB2D
V
SS
PB3D
PB4D
PB5A
PB5B
PB5D
PB6A
PB6B
PB6D
V
DD
PB7A
PB7B
PB7C
PB7D
PB8A
PB8B
PB8C
PB8D
V
SS
PB9A
PB9B
PB9C
PB9D
V
SS
PECKB
PB10B
PB10C
PB10D
V
SS
PB11A
vio
(PCI)
ad27
(PCI)
V
SS
ad26
(PCI)
ad25
(PCI)
ad24
(PCI)
idsel
(PCI)
ad23
(PCI)
ad22
(PCI)
ad21
(PCI)
ad20
(PCI)
V
DD
ad19
(PCI)
ad18
(PCI)
ad17
(PCI)
ad16
(PCI)
c_ben3
(PCI)
c_ben2
(PCI)
trdyn
(PCI)
NC
V
SS
NC
irdyn
(PCI)
devseln
(PCI)
stopn
(PCI)
V
SS
clk
(PCI)
framen
(PCI)
perrn
(PCI)
serrn
(PCI)
V
SS
NC
Pin
OR3TP12
Function
97
98
99
100
101
102
103
104
105
106
107
108
109
110
111
112
113
114
115
116
117
118
119
120
121
122
123
124
125
126
127
128
PB11B
PB11C
PB11D
PB12A
PB12B
PB12C
PB12D
V
DD
PB13A
PB13D
PB14A
PB14D
PB15A
PB15D
PB16A
PB16D
V
SS
PB17A
PB17D
PB18A
PB18D
V
SS
DONE
V
DD
V
SS
RESET
PRGM
PR18A
PR18C
PR18D
PR17B
V
SS
par
(PCI)
c_ben1
(PCI)
c_ben0
(PCI)
HDC
ad15
(PCI)
ad14
(PCI)
ad13
(PCI)
V
DD
LDC
ad12
(PCI)
ad11
(PCI)
ad10
(PCI)
INIT
ad9
(PCI)
NC
ad8
(PCI)
V
SS
ad7
(PCI)
ad6
(PCI)
ad5
(PCI)
ad4
(PCI)
V
SS
DONE
V
DD
V
SS
RESET
PRGM
M0
enumn
(PCI)
ledn
(PCI)
ad3
(PCI)
V
SS
Pin Information
(continued)
Table 42. OR3TP12 240-Pin SQFP2 Pinout
(continued)
相關(guān)PDF資料
PDF描述
OR62 OR62 is a 6-input OR gate with 2x drive strength
OR73 7-input OR gate with 3x drive strength.
OR8GU41 DIFFUSED TYPE (HIGH SPEED RECTIFIER APPLICATIONS)
ORCAORT4622 Field-Programmable System Chip (FPSC) Four-Channel x 622 Mbits/s Backplane Transceiver
ORCAORT82G5 1.0?.25/2.0?.5/3.125 Gbits/s Backplane Interface FPSC
相關(guān)代理商/技術(shù)參數(shù)
參數(shù)描述
OR3TP12-6BA256 制造商:未知廠家 制造商全稱:未知廠家 功能描述:User Programmable Special Function ASIC
OR3TP126BA256-DB 功能描述:FPGA - 現(xiàn)場可編程門陣列 2016 LUT 187 I/O RoHS:否 制造商:Altera Corporation 系列:Cyclone V E 柵極數(shù)量: 邏輯塊數(shù)量:943 內(nèi)嵌式塊RAM - EBR:1956 kbit 輸入/輸出端數(shù)量:128 最大工作頻率:800 MHz 工作電源電壓:1.1 V 最大工作溫度:+ 70 C 安裝風(fēng)格:SMD/SMT 封裝 / 箱體:FBGA-256
OR3TP12-6BA256I 制造商:未知廠家 制造商全稱:未知廠家 功能描述:User Programmable Special Function ASIC
OR3TP126BA256I-DB 功能描述:FPGA - 現(xiàn)場可編程門陣列 2016 LUT 187 I/O RoHS:否 制造商:Altera Corporation 系列:Cyclone V E 柵極數(shù)量: 邏輯塊數(shù)量:943 內(nèi)嵌式塊RAM - EBR:1956 kbit 輸入/輸出端數(shù)量:128 最大工作頻率:800 MHz 工作電源電壓:1.1 V 最大工作溫度:+ 70 C 安裝風(fēng)格:SMD/SMT 封裝 / 箱體:FBGA-256
OR3TP12-6BA352 制造商:未知廠家 制造商全稱:未知廠家 功能描述:User Programmable Special Function ASIC