
Samsung ASIC
3-19
STDM110
AD3DH/AD3/AD3D2/AD3D4
3-Input AND with 0.5X/1X/2X/4X Drive
Logic Symbol
Cell Data
Switching Characteristics
AD3DH
(Typical process, 25
°
C, 1.8V, t
R
/t
F
= 0.27ns, SL: Standard Load)
AD3
Input Load (SL)
AD3
B
C
0.8
0.8
Gate Count
AD3 AD3D2 AD3D4
AD3DH
B
0.6
AD3D2
B
0.8
AD3D4
B
1.0
AD3DH
A
C
0.6
A
A
C
0.8
A
C
1.1
0.5
0.8
0.8
1.0
1.67
1.67
2.00
2.67
A
B
C
Y
Path
Parameter
Delay [ns]
SL = 2
0.275
0.209
0.332
0.304
0.274
0.212
0.340
0.325
0.274
0.216
0.343
0.344
<
Delay Equations [ns]
Group1*
0.113 + 0.081*SL
0.086 + 0.062*SL
0.246 + 0.043*SL
0.229 + 0.038*SL
0.113 + 0.081*SL
0.089 + 0.062*SL
0.254 + 0.043*SL
0.250 + 0.038*SL
0.113 + 0.081*SL
0.093 + 0.062*SL
0.257 + 0.043*SL
0.267 + 0.038*SL
Group2*
0.108 + 0.082*SL
0.081 + 0.063*SL
0.264 + 0.039*SL
0.244 + 0.034*SL
0.108 + 0.082*SL
0.085 + 0.063*SL
0.272 + 0.039*SL
0.265 + 0.034*SL
0.107 + 0.082*SL
0.089 + 0.063*SL
0.275 + 0.039*SL
0.284 + 0.034*SL
Group3*
0.096 + 0.084*SL
0.071 + 0.064*SL
0.271 + 0.038*SL
0.248 + 0.033*SL
0.096 + 0.084*SL
0.074 + 0.064*SL
0.279 + 0.038*SL
0.270 + 0.033*SL
0.096 + 0.084*SL
0.078 + 0.064*SL
0.282 + 0.038*SL
0.290 + 0.033*SL
A to Y
tR
tF
tPLH
tPHL
tR
tF
tPLH
tPHL
tR
tF
tPLH
tPHL
B to Y
C to Y
*Group1 : SL < 4, *Group2 : =
Path
Parameter
Delay [ns]
SL = 2
0.168
0.136
0.258
0.249
0.169
0.139
0.266
0.269
0.169
0.142
0.267
0.287
<
Delay Equations [ns]
Group1*
0.093 + 0.037*SL
0.073 + 0.031*SL
0.213 + 0.023*SL
0.207 + 0.021*SL
0.095 + 0.037*SL
0.078 + 0.031*SL
0.220 + 0.023*SL
0.227 + 0.021*SL
0.095 + 0.037*SL
0.080 + 0.031*SL
0.222 + 0.023*SL
0.243 + 0.022*SL
Group2*
0.097 + 0.037*SL
0.073 + 0.031*SL
0.228 + 0.019*SL
0.219 + 0.018*SL
0.098 + 0.036*SL
0.076 + 0.031*SL
0.235 + 0.019*SL
0.239 + 0.018*SL
0.097 + 0.037*SL
0.081 + 0.031*SL
0.237 + 0.019*SL
0.256 + 0.018*SL
Group3*
0.092 + 0.037*SL
0.070 + 0.032*SL
0.238 + 0.018*SL
0.226 + 0.017*SL
0.093 + 0.037*SL
0.073 + 0.032*SL
0.245 + 0.018*SL
0.247 + 0.017*SL
0.092 + 0.037*SL
0.078 + 0.031*SL
0.247 + 0.018*SL
0.265 + 0.017*SL
A to Y
tR
tF
tPLH
tPHL
tR
tF
tPLH
tPHL
tR
tF
tPLH
tPHL
B to Y
C to Y
*Group1 : SL < 4, *Group2 : =
Truth Table
A
0
x
x
1
B
x
0
x
1
C
x
x
0
1
Y
0
0
0
1