
Samsung ASIC
3-449
STDM110
DC4I
2 > 4 Inverting Decoder
Switching Characteristics
DC4I
(Typical process, 25
°
C, 1.8V, t
R
/t
F
= 0.27ns, SL: Standard Load)
Path
Parameter
Delay [ns]
SL = 2
0.161
0.178
0.238
0.269
0.176
0.172
0.253
0.271
0.180
0.190
0.125
0.127
0.177
0.172
0.254
0.271
0.162
0.179
0.241
0.272
0.196
0.179
0.140
0.125
0.180
0.190
0.126
0.129
0.196
0.178
0.142
0.124
<
Delay Equations [ns]
Group1*
0.088 + 0.037*SL
0.097 + 0.040*SL
0.198 + 0.020*SL
0.222 + 0.024*SL
0.102 + 0.037*SL
0.092 + 0.040*SL
0.214 + 0.019*SL
0.225 + 0.023*SL
0.114 + 0.033*SL
0.116 + 0.037*SL
0.082 + 0.021*SL
0.079 + 0.024*SL
0.102 + 0.037*SL
0.092 + 0.040*SL
0.216 + 0.019*SL
0.226 + 0.023*SL
0.088 + 0.037*SL
0.098 + 0.040*SL
0.201 + 0.020*SL
0.225 + 0.024*SL
0.129 + 0.033*SL
0.105 + 0.037*SL
0.100 + 0.020*SL
0.077 + 0.024*SL
0.113 + 0.033*SL
0.117 + 0.037*SL
0.084 + 0.021*SL
0.081 + 0.024*SL
0.128 + 0.034*SL
0.102 + 0.038*SL
0.103 + 0.020*SL
0.077 + 0.023*SL
Group2*
0.084 + 0.038*SL
0.096 + 0.041*SL
0.206 + 0.018*SL
0.231 + 0.021*SL
0.099 + 0.038*SL
0.088 + 0.041*SL
0.220 + 0.018*SL
0.232 + 0.021*SL
0.101 + 0.036*SL
0.109 + 0.039*SL
0.099 + 0.017*SL
0.094 + 0.020*SL
0.100 + 0.038*SL
0.088 + 0.041*SL
0.221 + 0.018*SL
0.232 + 0.021*SL
0.085 + 0.038*SL
0.096 + 0.041*SL
0.209 + 0.018*SL
0.234 + 0.021*SL
0.119 + 0.036*SL
0.095 + 0.039*SL
0.111 + 0.017*SL
0.093 + 0.020*SL
0.103 + 0.036*SL
0.106 + 0.039*SL
0.100 + 0.017*SL
0.095 + 0.020*SL
0.119 + 0.036*SL
0.093 + 0.040*SL
0.113 + 0.017*SL
0.088 + 0.021*SL
Group3*
0.077 + 0.038*SL
0.090 + 0.042*SL
0.210 + 0.017*SL
0.236 + 0.021*SL
0.093 + 0.039*SL
0.084 + 0.042*SL
0.222 + 0.018*SL
0.236 + 0.021*SL
0.090 + 0.038*SL
0.093 + 0.041*SL
0.099 + 0.017*SL
0.092 + 0.020*SL
0.094 + 0.039*SL
0.083 + 0.042*SL
0.224 + 0.017*SL
0.236 + 0.021*SL
0.078 + 0.039*SL
0.090 + 0.041*SL
0.213 + 0.018*SL
0.239 + 0.021*SL
0.108 + 0.037*SL
0.082 + 0.041*SL
0.112 + 0.017*SL
0.093 + 0.020*SL
0.092 + 0.037*SL
0.094 + 0.041*SL
0.100 + 0.017*SL
0.095 + 0.021*SL
0.108 + 0.038*SL
0.084 + 0.041*SL
0.112 + 0.017*SL
0.089 + 0.021*SL
S0 to YN0
tR
tF
tPLH
tPHL
tR
tF
tPLH
tPHL
tR
tF
tPLH
tPHL
tR
tF
tPLH
tPHL
tR
tF
tPLH
tPHL
tR
tF
tPLH
tPHL
tR
tF
tPLH
tPHL
tR
tF
tPLH
tPHL
S1 to YN0
S0 to YN1
S1 to YN1
S0 to YN2
S1 to YN2
S0 to YN3
S1 to YN3
*Group1 : SL < 4, *Group2 : =