
xii
List of Tables
AMD-645 Peripheral Bus Controller Data Sheet
21095B/0—June 1997
Preliminary Information
Table 6-23. Processor Power Management Registers. . . . . . . . . . . . . . . . 6-14
Table 6-24. General Purpose Power Management Registers. . . . . . . . . . 6-14
Table 6-25. Generic Power Management Registers . . . . . . . . . . . . . . . . . 6-14
Table 6-26. General Purpose I/O. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 6-14
Table 7-1.
Keyboard Controller Command Codes . . . . . . . . . . . . . . . . . . 7-4
Table 7-2.
Traditional Port Pin Definition. . . . . . . . . . . . . . . . . . . . . . . . . 7-6
Table 7-3.
Ports 00h–0Fh Master DMA Controller . . . . . . . . . . . . . . . . . . 7-8
Table 7-4.
Ports C0h–DFh Slave DMA Controller. . . . . . . . . . . . . . . . . . . 7-9
Table 7-5.
Ports 80h–8Fh DMA Page Registers. . . . . . . . . . . . . . . . . . . . . 7-9
Table 7-6.
Ports 20h–21h Master Interrupt Controller Registers . . . . . 7-10
Table 7-7.
Ports A0h–A1h Slave Interrupt Controller Registers. . . . . . 7-10
Table 7-8.
Ports 40h–43h Timer/Counter Registers . . . . . . . . . . . . . . . . 7-12
Table 7-9.
CMOS Register Summary . . . . . . . . . . . . . . . . . . . . . . . . . . . . 7-13
Table 7-10. Compatibility Mode vs. Native PCI Mode . . . . . . . . . . . . . . . 7-31
Table 7-11. FIFO Distribution. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 7-37
Table 8-1.
Absolute Maximum Ratings . . . . . . . . . . . . . . . . . . . . . . . . . . . 8-1
Table 8-2.
Absolute Ratings . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 8-1
Table 8-3.
Operating Ranges. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 8-2
Table 8-4.
DC Characteristics . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 8-3
Table 8-5.
Typical and Maximum Power Dissipation . . . . . . . . . . . . . . . . 8-4
Table 9-1.
CLK Switching Characteristics for 33-MHz PCI Bus . . . . . . . 9-3
Table 9-2.
USBCLK Switching Characteristics for 12-MHz USB Bus . . . 9-4
Table 9-3.
USBCLK Switching Characteristics for 1.5-MHz USB Bus. . . 9-4
Table 9-4.
BCLK Switching Characteristics for 8-MHz Bus . . . . . . . . . . . 9-5
Table 9-5.
OSC Switching Characteristics for 14.3182-MHz Bus. . . . . . . 9-5
Table 9-6.
PCI Interface Timing . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 9-7
Table 9-7.
ISA Master Interface Timing . . . . . . . . . . . . . . . . . . . . . . . . . . 9-8
Table 9-8.
ISA 8-Bit Slave Interface Timing . . . . . . . . . . . . . . . . . . . . . . 9-10
Table 9-9.
ISA 16-Bit Slave Interface Timing . . . . . . . . . . . . . . . . . . . . . 9-12
Table 9-10. ISA Master-to-PCI Access Timing. . . . . . . . . . . . . . . . . . . . . . 9-14
Table 9-11. Other ISA Master Timing . . . . . . . . . . . . . . . . . . . . . . . . . . . . 9-16
Table 9-12. DMA Read Cycle Timing. . . . . . . . . . . . . . . . . . . . . . . . . . . . . 9-18
Table 9-13. DMA Write Cycle Timing . . . . . . . . . . . . . . . . . . . . . . . . . . . . 9-20
Table 9-14. Type F DMA Interface Timing . . . . . . . . . . . . . . . . . . . . . . . . 9-22
Table 9-15. X-BUS Interface Timing . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 9-24
Table 9-16. EIDE PIO. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 9-26
Table 9-17. EIDE DMA . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 9-28
Table 9-18. UltraDMA-33 IDE Bus Interface Timing . . . . . . . . . . . . . . . . 9-30
Table 11-1. Functional Grouping . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 11-1