
Tables
xxix
Contents
Tables
1–1
2–1
3–1
3–2
3–3
3–4
3–5
3–6
3–7
4–1
5–1
5–2
6–1
6–2
6–3
6–4
7–1
7–2
7–3
7–4
8–1
8–2
9–1
9–2
9–3
9–4
9–5
9–6
9–7
10–1
10–2
10–3
10–4
10–5
11–1
11–2
Comparison of ’C40 and ’C44 Features
CPU Primary Registers
CPU Primary Register File
Summary of the CE and CF Bits
DMA Channels 0 and 1 (DMA0 and DMA1) Unified Mode Synchronization Interrupts
DMA Channels 2 to 5 (DMA2 to DMA5) Unified Mode Synchronization Interrupts
DMA Channels 0 and 1 (DMA0 and DMA1) Split-Mode Synchronization Interrupts
DMA Channels 2 to 5 (DMA2 to DMA5) Split-Mode Synchronization Interrupts
CPU Expansion Registers
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
Combined Effect of the CE and CF Bits
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
Converting IEEE Format to Twos-Complement Floating-Point Format
Converting Twos-Complement Floating-Point Format to IEEE Format
CPU Register/Assembler Syntax and Function
Indirect Addressing
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
Three-Operand Instruction Addressing Modes
Index Steps and Bit-Reversed Addressing
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
Repeat-Mode Registers
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
Interrupt Latency
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
Pin States At System Reset
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
RESET Vector Locations
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
One Program Fetch and One Data Access for Maximum Performance
One Program Fetch and Two Data Accesses for Maximum Performance
Global Memory Interface Signals
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
Global Memory Port Status for STRB0 and STRB1 Accesses
Page Size as Defined by STRB0/1 PAGESIZE Bits
Address Ranges Specified by STRB ACTIVE Bits
Address Ranges Specified by LSTRB ACTIVE Bits
Wait-State Generation for Each Value of SWW
Interlocked Operations
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
Bootloader Mode Selection Using Pins IIOF(3–0)
Structure of Source Program Data Stream
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
Byte-Wide Configured Memory
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
16-Bit Wide Configured Memory
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
32-Bit Wide Configured Memory
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
DMA PRI Bits and CPU/DMA Arbitration Rules
TRANSFER MODE (AUX TRANSFER MODE) Field Descriptions
1-4
2-7
3-2
3-7
3-9
3-9
3-10
3-11
3-17
4-13
5-14
5-17
6-3
6-7
6-22
6-33
7-2
7-21
7-29
7-35
8-17
8-18
9-4
9-5
9-9
9-10
9-11
9-15
9-39
10-3
10-8
10-11
10-14
10-15
11-12
11-12
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
. .
. . . . . .
. . . .
. . . . . . .
. . . . . . . . . . . . . . .
. . . . . . . . . . . . . . .
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
. . . . . . . . . . . . . .
. . . . . . . . . . . .
. . . . . . . . . . . . . . . . . . . . . . .
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
. . . . . . . . . . . . . . . . .