參數(shù)資料
型號: S1C62740D
元件分類: 微控制器/微處理器
英文描述: 4-BIT, MROM, 1.3 MHz, MICROCONTROLLER, UUC109
封裝: DIE-109
文件頁數(shù): 108/249頁
文件大?。?/td> 1712K
代理商: S1C62740D
第1頁第2頁第3頁第4頁第5頁第6頁第7頁第8頁第9頁第10頁第11頁第12頁第13頁第14頁第15頁第16頁第17頁第18頁第19頁第20頁第21頁第22頁第23頁第24頁第25頁第26頁第27頁第28頁第29頁第30頁第31頁第32頁第33頁第34頁第35頁第36頁第37頁第38頁第39頁第40頁第41頁第42頁第43頁第44頁第45頁第46頁第47頁第48頁第49頁第50頁第51頁第52頁第53頁第54頁第55頁第56頁第57頁第58頁第59頁第60頁第61頁第62頁第63頁第64頁第65頁第66頁第67頁第68頁第69頁第70頁第71頁第72頁第73頁第74頁第75頁第76頁第77頁第78頁第79頁第80頁第81頁第82頁第83頁第84頁第85頁第86頁第87頁第88頁第89頁第90頁第91頁第92頁第93頁第94頁第95頁第96頁第97頁第98頁第99頁第100頁第101頁第102頁第103頁第104頁第105頁第106頁第107頁當(dāng)前第108頁第109頁第110頁第111頁第112頁第113頁第114頁第115頁第116頁第117頁第118頁第119頁第120頁第121頁第122頁第123頁第124頁第125頁第126頁第127頁第128頁第129頁第130頁第131頁第132頁第133頁第134頁第135頁第136頁第137頁第138頁第139頁第140頁第141頁第142頁第143頁第144頁第145頁第146頁第147頁第148頁第149頁第150頁第151頁第152頁第153頁第154頁第155頁第156頁第157頁第158頁第159頁第160頁第161頁第162頁第163頁第164頁第165頁第166頁第167頁第168頁第169頁第170頁第171頁第172頁第173頁第174頁第175頁第176頁第177頁第178頁第179頁第180頁第181頁第182頁第183頁第184頁第185頁第186頁第187頁第188頁第189頁第190頁第191頁第192頁第193頁第194頁第195頁第196頁第197頁第198頁第199頁第200頁第201頁第202頁第203頁第204頁第205頁第206頁第207頁第208頁第209頁第210頁第211頁第212頁第213頁第214頁第215頁第216頁第217頁第218頁第219頁第220頁第221頁第222頁第223頁第224頁第225頁第226頁第227頁第228頁第229頁第230頁第231頁第232頁第233頁第234頁第235頁第236頁第237頁第238頁第239頁第240頁第241頁第242頁第243頁第244頁第245頁第246頁第247頁第248頁第249頁
II-44
EPSON
S1C62740 TECHNICAL SOFTWARE
CHAPTER 6: PERIPHERAL CIRCUITS (Programmable Timer)
S1C62740 has a programmable timer with OSC1, OSC3 and
external K10 input predivided.
Input clock selection
Input clock may be selected by PTC1 and PTC0 as shown in Table
6.9.2.
Control of the
programmable timer
PTC1
PTC0
Input clock
0
K10 input with noise rejector (256 Hz)
0
1
K10 input direct
10
fOSC1 (32 kHz)
11
fOSC3 (1 MHz)
Table 6.9.2
Programmable timer input clock
selection
In case of K10 input, the down count timing becomes the falling
edge of the clock and in fOSC1 and fOSC3 it becomes the rising edge.
K10 input
fOSC1
fOSC3
Down count
External clock of K10 input (with noise rejector) is for counting by
key entry, the input signal from which passes the 256 Hz sampling
noise reject circuit. With this, no more than 2 msec of chattering is
purged, and at least 6 msec signal is received. (Acceptance of
signals within the range from 2 msec to 6 msec is uncertain.)
Input clock predivided selection
The input clock is predivided by the dividing ratio selection regis-
ters PTD1 and PDT0 setting as shown in Table 6.9.3.
Fig. 6.9.1
Timing of down-counts
(predivider = 1/1)
PTC1
PTC0
Dividing ratio
0
1/256
0
1
1/32
10
1/4
11
1/1
Table 6.9.3
Programmable timer input clock
predivided selection
Setting of initial value
The initial value of count data can be set by software to the reload
registers RD0–RD7; at the point where the down-counter value is
"0", the programmable timer reloads the initial value and continues
to down-count.
相關(guān)PDF資料
PDF描述
S1C62920D 4-BIT, MROM, 1.3 MHz, MICROCONTROLLER, UUC63
S1C62A33D 4-BIT, MROM, 0.6 MHz, MICROCONTROLLER, UUC86
S1C62N82F 4-BIT, MROM, 0.032 MHz, MICROCONTROLLER, PQFP80
S1C63158F0A0100 4-BIT, FLASH, 4.2 MHz, MICROCONTROLLER, PQFP100
S1C63358F0A0100 4-BIT, MROM, 4.1 MHz, MICROCONTROLLER, PQFP100
相關(guān)代理商/技術(shù)參數(shù)
參數(shù)描述
S1C63004 制造商:EPSON 制造商全稱:EPSON 功能描述:CMOS 4-bit Single Chip Microcontroller
S1C63008 制造商:EPSON 制造商全稱:EPSON 功能描述:CMOS 4-bit Single Chip Microcontroller
S1C63016 制造商:EPSON 制造商全稱:EPSON 功能描述:CMOS 4-bit Single Chip Microcontroller
S1C63158 制造商:EPSON 制造商全稱:EPSON 功能描述:4-bit Single Chip Microcomputer
S1C63408 制造商:EPSON 制造商全稱:EPSON 功能描述:4-bit Single Chip Microcomputer