
Epson Research and Development
Vancouver Design Center
Page 3
Hardware Functional Specification
Issue Date: 2004/01/06
S1D13700
X42A-A-001-00
Revision 1.0
Table of Contents
1 Introduction . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 11
1.1
Scope . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 11
1.2
Overview Description . . . . . . . . . . . . . . . . . . . . . . . . . . . 11
2 Features . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 12
2.1
Internal Memory . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 12
2.2
Host CPU Interface . . . . . . . . . . . . . . . . . . . . . . . . . . . . 12
2.3
Display Support . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 12
2.4
Display Modes . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 12
2.5
Character Generation . . . . . . . . . . . . . . . . . . . . . . . . . . . 13
2.6
Power . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 13
2.7
Clock Source . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 13
2.8
Package . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 13
3 System Diagrams . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 14
4 Functional Block Diagram . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 17
5 Pins . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 18
5.1
Pinout Diagram . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 18
5.2
Pin Descriptions . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 19
5.2.1
Host Interface . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 19
5.2.2
LCD Interface . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 22
5.2.3
Clock Input . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 23
5.2.4
Power And Ground . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 23
5.3
Summary of Configuration Options . . . . . . . . . . . . . . . . . . . . . . 24
5.4
Host Bus Interface Pin Mapping . . . . . . . . . . . . . . . . . . . . . . . 25
6 D.C. Characteristics . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 26
7 A.C. Characteristics . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 28
7.1
Clock Timing . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 28
7.1.1
Input Clock . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 28
7.2
Reset Timing . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 29
7.3
CPU Interface Timing . . . . . . . . . . . . . . . . . . . . . . . . . . . 30
7.3.1
Generic Bus Direct/Indirect Interface with WAIT# Timing . . . . . . . . . . . . . 30
7.3.2
Generic Bus Direct/Indirect Interface without WAIT# Timing . . . . . . . . . . . . 32
7.3.3
MC68K Family Bus Direct/Indirect Interface with DTACK# Timing . . . . . . . . 34
7.3.4
MC68K Family Bus Direct/Indirect Interface without DTACK# Timing . . . . . . 36
7.3.5
M6800 Family Bus Indirect Interface Timing . . . . . . . . . . . . . . . . . . . . 38
7.4
Power Save Mode/Display Enable Timing . . . . . . . . . . . . . . . . . . . 40
7.5
Display Interface . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 41