參數(shù)資料
型號: FDC37N958FR
廠商: Electronic Theatre Controls, Inc.
英文描述: Notebook I/O Controller with Enhanced Keyboard and System Control
中文描述: 筆記本電腦的I / O控制器,具有增強(qiáng)型鍵盤和系統(tǒng)控制
文件頁數(shù): 83/316頁
文件大小: 999K
代理商: FDC37N958FR
第1頁第2頁第3頁第4頁第5頁第6頁第7頁第8頁第9頁第10頁第11頁第12頁第13頁第14頁第15頁第16頁第17頁第18頁第19頁第20頁第21頁第22頁第23頁第24頁第25頁第26頁第27頁第28頁第29頁第30頁第31頁第32頁第33頁第34頁第35頁第36頁第37頁第38頁第39頁第40頁第41頁第42頁第43頁第44頁第45頁第46頁第47頁第48頁第49頁第50頁第51頁第52頁第53頁第54頁第55頁第56頁第57頁第58頁第59頁第60頁第61頁第62頁第63頁第64頁第65頁第66頁第67頁第68頁第69頁第70頁第71頁第72頁第73頁第74頁第75頁第76頁第77頁第78頁第79頁第80頁第81頁第82頁當(dāng)前第83頁第84頁第85頁第86頁第87頁第88頁第89頁第90頁第91頁第92頁第93頁第94頁第95頁第96頁第97頁第98頁第99頁第100頁第101頁第102頁第103頁第104頁第105頁第106頁第107頁第108頁第109頁第110頁第111頁第112頁第113頁第114頁第115頁第116頁第117頁第118頁第119頁第120頁第121頁第122頁第123頁第124頁第125頁第126頁第127頁第128頁第129頁第130頁第131頁第132頁第133頁第134頁第135頁第136頁第137頁第138頁第139頁第140頁第141頁第142頁第143頁第144頁第145頁第146頁第147頁第148頁第149頁第150頁第151頁第152頁第153頁第154頁第155頁第156頁第157頁第158頁第159頁第160頁第161頁第162頁第163頁第164頁第165頁第166頁第167頁第168頁第169頁第170頁第171頁第172頁第173頁第174頁第175頁第176頁第177頁第178頁第179頁第180頁第181頁第182頁第183頁第184頁第185頁第186頁第187頁第188頁第189頁第190頁第191頁第192頁第193頁第194頁第195頁第196頁第197頁第198頁第199頁第200頁第201頁第202頁第203頁第204頁第205頁第206頁第207頁第208頁第209頁第210頁第211頁第212頁第213頁第214頁第215頁第216頁第217頁第218頁第219頁第220頁第221頁第222頁第223頁第224頁第225頁第226頁第227頁第228頁第229頁第230頁第231頁第232頁第233頁第234頁第235頁第236頁第237頁第238頁第239頁第240頁第241頁第242頁第243頁第244頁第245頁第246頁第247頁第248頁第249頁第250頁第251頁第252頁第253頁第254頁第255頁第256頁第257頁第258頁第259頁第260頁第261頁第262頁第263頁第264頁第265頁第266頁第267頁第268頁第269頁第270頁第271頁第272頁第273頁第274頁第275頁第276頁第277頁第278頁第279頁第280頁第281頁第282頁第283頁第284頁第285頁第286頁第287頁第288頁第289頁第290頁第291頁第292頁第293頁第294頁第295頁第296頁第297頁第298頁第299頁第300頁第301頁第302頁第303頁第304頁第305頁第306頁第307頁第308頁第309頁第310頁第311頁第312頁第313頁第314頁第315頁第316頁
SMSC DS – FDC37N958FR
Page 77
Rev. 09/01/99
Table 36 - Effects of WGATE and GAP Bits
LENGTH OF GAP2
FORMAT FIELD
Conventional
Perpendicular
(500 Kbps)
Reserved
(Conventional)
Perpendicular
(1 Mbps)
WGATE
0
0
GAP
0
1
MODE
PORTION OF GAP 2 WRITTEN BY
WRITE DATA OPERATION
0 Bytes
19 Bytes
1
1
0
1
22 Bytes
22 Bytes
22 Bytes
41 Bytes
0 Bytes
38 Bytes
LOCK
In order to protect systems with long DMA
latencies against older application software that
can disable the FIFO the LOCK Command has
been added. This command should only be used
by the FDC routines, and application software
should refrain from using it. If an application calls
for the FIFO to be disabled then the CONFIGURE
command should be used. The LOCK command
defines whether the EFIFO, FIFOTHR, and
PRETRK
parameters
command can be RESET by the DOR and DSR
registers. When the LOCK bit is set to logic "1" all
subsequent "software RESETS by the DOR and
DSR registers will not change the previously set
parameters to their default values. All "hardware"
RESET from the RESET pin will set the LOCK bit
to logic "0" and return the EFIFO, FIFOTHR, and
PRETRK to their default values. A status byte is
returned immediately after issuing a a LOCK
command. This byte reflects the value of the
LOCK bit set by the command byte.
of
the
CONFIGURE
ENHANCED DUMPREG
The DUMPREG command is designed to support
system run-time diagnostics and application
software
development
accommodate the LOCK command and the
enhanced PERPENDICULAR MODE command
the eighth byte of the DUMPREG command
has been modified to contain the additional data
from these two commands.
and
debug.
To
COMPATIBILITY
The FDC37N958FR was designed with software
compatibility in mind. It is a fully backwards-
compatible solution with the older generation
765A/B disk controllers. The FDC also
implements on-board registers for compatibility
with the PS/2, as well as PC/AT and PC/XT, FDC
subsystems. After a hardware reset of the FDC,
all registers, functions and enhancements default
to a PC/AT, PS/2 or PS/2 Model 30 compatible
operating mode, depending on how the IDENT
and MFM bits are configured by the system BIOS.
Parallel Port FDC
Refer to the the Parallel Port Section for details.
Hot Swappable FDD Capability
The FDC output pins will tri-state whenever the
FDC Logical Device is powered-down or not
activated. In addition setting bit 7 of the FDD
Mode Configuration register (LD0_CRF0) will tri-
state the FDC output pins. Bit 7 only affects the
standard FDC interface, it has no effect on the
Parallel Port Floppy Interface.
相關(guān)PDF資料
PDF描述
FDC37N958FRTQFP DIODE ZENER SINGLE 200mW 5.1Vz 5mA-Izt 0.0588 2uA-Ir 2 SOD-323 3K/REEL
FDC40-12D05 CONNECTOR,IDC PLUG,40 CONTACTS 1A,SHROUDED W/O EARS
FDC40-12D12 CONN,IDC,PLUG,50 CONTACTS, 1A,SHROUDED W/O EARS
FDC40-12D15 Isolated and Regulated 40 WATT Modular DC/DC Converters
FDC40-12D3305 Isolated and Regulated 40 WATT Modular DC/DC Converters
相關(guān)代理商/技術(shù)參數(shù)
參數(shù)描述
FDC37N958FR-PQFP 制造商:未知廠家 制造商全稱:未知廠家 功能描述:Peripheral (Multifunction) Controller
FDC37N958FRTQFP 制造商:Rochester Electronics LLC 功能描述:- Bulk 制造商:SMSC 功能描述:
FDC37N971TQFP WAF 制造商:SMSC 功能描述:
FDC37N972 制造商:SMSC 制造商全稱:SMSC 功能描述:Advanced Notebook I/O Controller with Enhanced Keyboard Control and System Management
FDC37N972FBGA 制造商:Rochester Electronics LLC 功能描述:- Bulk 制造商:SMSC 功能描述: