參數(shù)資料
型號: μPD30101
廠商: NEC Corp.
英文描述: 64-Bit Microprocessor(64位微處理器)
中文描述: 64位微處理器(64位微處理器)
文件頁數(shù): 156/359頁
文件大小: 1652K
代理商: ΜPD30101
第1頁第2頁第3頁第4頁第5頁第6頁第7頁第8頁第9頁第10頁第11頁第12頁第13頁第14頁第15頁第16頁第17頁第18頁第19頁第20頁第21頁第22頁第23頁第24頁第25頁第26頁第27頁第28頁第29頁第30頁第31頁第32頁第33頁第34頁第35頁第36頁第37頁第38頁第39頁第40頁第41頁第42頁第43頁第44頁第45頁第46頁第47頁第48頁第49頁第50頁第51頁第52頁第53頁第54頁第55頁第56頁第57頁第58頁第59頁第60頁第61頁第62頁第63頁第64頁第65頁第66頁第67頁第68頁第69頁第70頁第71頁第72頁第73頁第74頁第75頁第76頁第77頁第78頁第79頁第80頁第81頁第82頁第83頁第84頁第85頁第86頁第87頁第88頁第89頁第90頁第91頁第92頁第93頁第94頁第95頁第96頁第97頁第98頁第99頁第100頁第101頁第102頁第103頁第104頁第105頁第106頁第107頁第108頁第109頁第110頁第111頁第112頁第113頁第114頁第115頁第116頁第117頁第118頁第119頁第120頁第121頁第122頁第123頁第124頁第125頁第126頁第127頁第128頁第129頁第130頁第131頁第132頁第133頁第134頁第135頁第136頁第137頁第138頁第139頁第140頁第141頁第142頁第143頁第144頁第145頁第146頁第147頁第148頁第149頁第150頁第151頁第152頁第153頁第154頁第155頁當前第156頁第157頁第158頁第159頁第160頁第161頁第162頁第163頁第164頁第165頁第166頁第167頁第168頁第169頁第170頁第171頁第172頁第173頁第174頁第175頁第176頁第177頁第178頁第179頁第180頁第181頁第182頁第183頁第184頁第185頁第186頁第187頁第188頁第189頁第190頁第191頁第192頁第193頁第194頁第195頁第196頁第197頁第198頁第199頁第200頁第201頁第202頁第203頁第204頁第205頁第206頁第207頁第208頁第209頁第210頁第211頁第212頁第213頁第214頁第215頁第216頁第217頁第218頁第219頁第220頁第221頁第222頁第223頁第224頁第225頁第226頁第227頁第228頁第229頁第230頁第231頁第232頁第233頁第234頁第235頁第236頁第237頁第238頁第239頁第240頁第241頁第242頁第243頁第244頁第245頁第246頁第247頁第248頁第249頁第250頁第251頁第252頁第253頁第254頁第255頁第256頁第257頁第258頁第259頁第260頁第261頁第262頁第263頁第264頁第265頁第266頁第267頁第268頁第269頁第270頁第271頁第272頁第273頁第274頁第275頁第276頁第277頁第278頁第279頁第280頁第281頁第282頁第283頁第284頁第285頁第286頁第287頁第288頁第289頁第290頁第291頁第292頁第293頁第294頁第295頁第296頁第297頁第298頁第299頁第300頁第301頁第302頁第303頁第304頁第305頁第306頁第307頁第308頁第309頁第310頁第311頁第312頁第313頁第314頁第315頁第316頁第317頁第318頁第319頁第320頁第321頁第322頁第323頁第324頁第325頁第326頁第327頁第328頁第329頁第330頁第331頁第332頁第333頁第334頁第335頁第336頁第337頁第338頁第339頁第340頁第341頁第342頁第343頁第344頁第345頁第346頁第347頁第348頁第349頁第350頁第351頁第352頁第353頁第354頁第355頁第356頁第357頁第358頁第359頁
CHAPTER 6 PIN FUNCTIONS
124
6.1 V
R
4101 SIGNALS
6.1.1 System Bus Interface Signals
The system bus interface signals are used when the V
R
4101 processor is connected to the system’s
DRAM, ROM, LCD, and PCMCIA. Table 6-1 lists the functions of these signals.
Table 6-1. System Bus Interface Signals (1/2)
Signal name
I/O
Definition
Function
ADD[20..0]
O
Address Bus
21-bit address bus. This bus is used to specify DRAM, ROM, LCD, and
PCMCIA addresses from the V
R
4101.
DATA[15..0]
I/O
Data Bus
16-bit data bus. This bus is used to transfer data from the V
R
4101 to
DRAM, ROM, the LCD, and PCMCIA, or vice versa.
LCDCS*
O
LCD Chip Select
LCD chip select signal. This signal becomes active when the V
R
4101
accesses the LCD by using the ADD bus and DATA bus.
LCDOE*
O
LCD Output Enable LCD output enable signal. This signal becomes active when the
V
R
4101 accesses the LCD to read data.
LCDWE*/
ROMWE*
O
LCD Write Enable/
ROM Write Enable
Signal generated by multiplexing the LCD write enable signal and
FROM write enable signal. This signal functions as the LCD write
enable signal when LCDCS is active; the signal becomes active when
the V
R
4101 accesses the LCD to write data. This signal functions as
the ROM write enable signal when LCDCS is inactive; the signal
becomes active when the V
R
4101 accesses flash memory to write data.
LCDRDY
I
LCD Ready
LCD ready signal. Activate this signal when the LCD or PCMCIA
controller is ready to accept accesses from the V
R
4101.
ROMCS*[3..0]
O
ROM Chip Select
ROM chip select signal. This signal is used to select a ROM to be
accessed from a maximum of four connected ROM chips.
ROMOE*
O
ROM Output Enable ROM output enable signal. This signal becomes active when the
V
R
4101 accesses ROM to read data.
MRAS*[3..0]
O
DRAM RAS
DRAM RAS signal. This signal becomes active when a valid row
address is output on the ADD bus for a RAM chip to be selected for
access, from a maximum of four connected RAM chips.
UCAS*
O
Upper CAS
DRAM CAS signal. This signal becomes active when a valid column
address is output on the ADD bus when accessing the high-order area
in DRAM.
LCAS*
O
Lower CAS
DRAM CAS signal. This signal becomes active when a valid column
address is output on the ADD bus when accessing the low-order area
in DRAM.
RAMWE*
O
DRAM Write
Enable
DRAM write enable signal. This signal becomes active when the
V
R
4101 accesses DRAM to write data.
PCMCLK
O
PCM Clock
PCMCIA card clock. An 8-MHz clock is supplied to the PCMCIA
controller.
相關PDF資料
PDF描述
μPD30102 64-/32-BIT Microprocessor(64/32位微處理器)
μPD30121 64-Bit MIPS RISC Microprocessor(64 位RISC 微處理器)
μPD30122 64-Bit RISC Microprosessor(64位RISC微處理器)
μPD30181 64-Bit RISC Microprosessor(64位RISC微處理器)
μPD30210 64-Bit MIPS RISC Microprocessor(64位MIPS RISC 微處理器)
相關代理商/技術參數(shù)
參數(shù)描述
PD301-024-03-PC 制造商:未知廠家 制造商全稱:未知廠家 功能描述:Analog IC
PD301-024-03-P-C-200 制造商:未知廠家 制造商全稱:未知廠家 功能描述:DC to DC Converter
PD301-024-03-P-C-250 制造商:未知廠家 制造商全稱:未知廠家 功能描述:DC to DC Converter
PD301-024-03-P-C-300 制造商:未知廠家 制造商全稱:未知廠家 功能描述:DC to DC Converter
PD301-024-03-PI 制造商:未知廠家 制造商全稱:未知廠家 功能描述:Analog IC