參數(shù)資料
型號: S1C88317D0A0100
元件分類: 微控制器/微處理器
英文描述: MICROCONTROLLER, UUC170
封裝: DIE-170
文件頁數(shù): 45/343頁
文件大小: 2396K
代理商: S1C88317D0A0100
第1頁第2頁第3頁第4頁第5頁第6頁第7頁第8頁第9頁第10頁第11頁第12頁第13頁第14頁第15頁第16頁第17頁第18頁第19頁第20頁第21頁第22頁第23頁第24頁第25頁第26頁第27頁第28頁第29頁第30頁第31頁第32頁第33頁第34頁第35頁第36頁第37頁第38頁第39頁第40頁第41頁第42頁第43頁第44頁當前第45頁第46頁第47頁第48頁第49頁第50頁第51頁第52頁第53頁第54頁第55頁第56頁第57頁第58頁第59頁第60頁第61頁第62頁第63頁第64頁第65頁第66頁第67頁第68頁第69頁第70頁第71頁第72頁第73頁第74頁第75頁第76頁第77頁第78頁第79頁第80頁第81頁第82頁第83頁第84頁第85頁第86頁第87頁第88頁第89頁第90頁第91頁第92頁第93頁第94頁第95頁第96頁第97頁第98頁第99頁第100頁第101頁第102頁第103頁第104頁第105頁第106頁第107頁第108頁第109頁第110頁第111頁第112頁第113頁第114頁第115頁第116頁第117頁第118頁第119頁第120頁第121頁第122頁第123頁第124頁第125頁第126頁第127頁第128頁第129頁第130頁第131頁第132頁第133頁第134頁第135頁第136頁第137頁第138頁第139頁第140頁第141頁第142頁第143頁第144頁第145頁第146頁第147頁第148頁第149頁第150頁第151頁第152頁第153頁第154頁第155頁第156頁第157頁第158頁第159頁第160頁第161頁第162頁第163頁第164頁第165頁第166頁第167頁第168頁第169頁第170頁第171頁第172頁第173頁第174頁第175頁第176頁第177頁第178頁第179頁第180頁第181頁第182頁第183頁第184頁第185頁第186頁第187頁第188頁第189頁第190頁第191頁第192頁第193頁第194頁第195頁第196頁第197頁第198頁第199頁第200頁第201頁第202頁第203頁第204頁第205頁第206頁第207頁第208頁第209頁第210頁第211頁第212頁第213頁第214頁第215頁第216頁第217頁第218頁第219頁第220頁第221頁第222頁第223頁第224頁第225頁第226頁第227頁第228頁第229頁第230頁第231頁第232頁第233頁第234頁第235頁第236頁第237頁第238頁第239頁第240頁第241頁第242頁第243頁第244頁第245頁第246頁第247頁第248頁第249頁第250頁第251頁第252頁第253頁第254頁第255頁第256頁第257頁第258頁第259頁第260頁第261頁第262頁第263頁第264頁第265頁第266頁第267頁第268頁第269頁第270頁第271頁第272頁第273頁第274頁第275頁第276頁第277頁第278頁第279頁第280頁第281頁第282頁第283頁第284頁第285頁第286頁第287頁第288頁第289頁第290頁第291頁第292頁第293頁第294頁第295頁第296頁第297頁第298頁第299頁第300頁第301頁第302頁第303頁第304頁第305頁第306頁第307頁第308頁第309頁第310頁第311頁第312頁第313頁第314頁第315頁第316頁第317頁第318頁第319頁第320頁第321頁第322頁第323頁第324頁第325頁第326頁第327頁第328頁第329頁第330頁第331頁第332頁第333頁第334頁第335頁第336頁第337頁第338頁第339頁第340頁第341頁第342頁第343頁
S1C88348/317/316/308 TECHNICAL HARDWARE
EPSON
I-127
5 PERIPHERAL CIRCUITS AND THEIR OPERATION (LCD Controller)
5.12.6 Display control
The display status of the built-in LCD driver and
the contrast adjustment can be controlled with the
built-in LCD controller. The LCD display status can
be selected by display control registers LCDC0 and
LCDC1. Setting the value and display status are
shown in Table 5.12.6.1.
Table 5.12.6.1 LCD display control
5.12.7 CL and FR outputs
In order for the S1C883xx to handle connection to
an externally expanded LCD driver, output ports
R25 and R26 can be used to output a CL signal
(LCD synchronous signal) and FR signal (LCD
frame signal), respectively.
The configuration of output ports R25 and R26 are
shown in Figure 5.12.7.1.
All the dots in the LCD display can be turned on or
off directly by the drive waveform output from the
LCD driver, and data in the display memory is not
changed. Also, since the common terminal at this
time is set to static drive when all the dots are on
and is set to dynamic drive when they are off, this
function can be used as follows:
(1) Since all dots on is binary output (VC5 and VSS)
with static drive, the common/segment termi-
nal can be used as a monitor terminal for the
OSC1 oscillation frequency adjustment.
(2) Since all dots off is dynamic drive, you can
brink the entire LCD display without changing
display memory data.
Selecting LCD drive OFF turns the LCD drive
power circuit OFF and all the VC1–VC5 terminals go
to VSS level. However, if external power supply has
been selected by the mask option, the VC1–VC5 shift
to floating status when drive is turned OFF.
Furthermore, when the SLP instruction is executed,
registers LCDC0 and LCDC1 are automatically
reset to "0" (set to drive off) by hardware.
The LCD contrast can be adjusted in 16 stages. This
adjustment is done by the contrast adjustment
register LC0–LC3, and the setting values corre-
spond to the contrast as shown in Table 5.12.6.2.
However, if external power supply has been
selected by the mask option, the contrast adjust-
ment register LC0–LC3 is ineffective and contrast
adjustment cannot be done.
Table 5.12.6.2 LCD contrast adjustment
Register R25D
Register LCCLK
R25 output
CL signal
Register R26D
Register LCFRM
R26 output
FR signal
Fig. 5.12.7.1 Configuration of R25 and R26
The output control for the CL signal is done by the
register LCCLK. When you set "1" for the LCCLK,
the CL signal is output from the output port
terminal R25, when "0" is set, the HIGH (VDD) level
is output. At this time, "1" must always be set for
the data register R25D.
The output control for the FR signal is done by the
register LCFRM. When you set "1" for the LCFRM,
the FR signal is output from the output port
terminal R26, when "0" is set, the HIGH (VDD) level
is output. At this time, "1" must always be set for
the data register R26D.
The frequencies of each signal are changed as
shown in Table 5.12.7.1 according to the drive duty
selection.
Table 5.12.7.1 Frequencies of CL and FR signals
Since the signals are generated asynchronously
from the registers LCCLK and LCFRM, when the
signals are turned ON or OFF by the register
settings, a hazard of a 1/2 cycle or less is generated.
Figure 5.12.7.2 shows the output waveforms of the
CL and FR signals.
Fig. 5.12.7.2 Output waveforms of CL and FR signals
(when 1/16 duty is selected)
LCDC1
LCDC0
LCD display
1
0
1
0
1
0
All LCDs lit (Static)
All LCDs out (Dynamic)
Normal display
Drive OFF
LC3
LC0
Contrast
1
:
0
1
0
1
:
0
1
0
Dark
Light
LC1
1
0
:
1
0
LC2
1
:
0
Drive duty
1/32
1/16
1/8
CL signal (Hz)
2,048
1,024
FR signal (Hz)
32
64
LCCLK/LCFRM
CL output (R25)
FR output (R26)
01
相關PDF資料
PDF描述
S1C88308D0A0100 MICROCONTROLLER, UUC170
S1C88308F0A0100 MICROCONTROLLER, PQFP160
S1C88348F 8-BIT, MROM, 8.2 MHz, MICROCONTROLLER, PQFP16
S1C88316D 8-BIT, MROM, 8.2 MHz, MICROCONTROLLER, UUC172
S1C88316F 8-BIT, MROM, 8.2 MHz, MICROCONTROLLER, PQFP16
相關代理商/技術參數(shù)
參數(shù)描述
S1C88349 制造商:EPSON 制造商全稱:EPSON 功能描述:8-bit Single Chip Microcomputer
S1C88649 制造商:EPSON 制造商全稱:EPSON 功能描述:8-bit Single Chip Microcomputer
S1C88650 制造商:EPSON 制造商全稱:EPSON 功能描述:8-bit Single Chip Microcomputer
S1C88655 制造商:EPSON 制造商全稱:EPSON 功能描述:8-bit Single Chip Microcomputer
S1C88816 制造商:EPSON 制造商全稱:EPSON 功能描述:8-bit Single Chip Microcomputer