參數(shù)資料
型號(hào): MC68SC302
廠商: Motorola, Inc.
英文描述: 32-Bit Microprocessor(32位微處理器)
中文描述: 32位微處理器(32位微處理器)
文件頁(yè)數(shù): 28/218頁(yè)
文件大?。?/td> 521K
代理商: MC68SC302
第1頁(yè)第2頁(yè)第3頁(yè)第4頁(yè)第5頁(yè)第6頁(yè)第7頁(yè)第8頁(yè)第9頁(yè)第10頁(yè)第11頁(yè)第12頁(yè)第13頁(yè)第14頁(yè)第15頁(yè)第16頁(yè)第17頁(yè)第18頁(yè)第19頁(yè)第20頁(yè)第21頁(yè)第22頁(yè)第23頁(yè)第24頁(yè)第25頁(yè)第26頁(yè)第27頁(yè)當(dāng)前第28頁(yè)第29頁(yè)第30頁(yè)第31頁(yè)第32頁(yè)第33頁(yè)第34頁(yè)第35頁(yè)第36頁(yè)第37頁(yè)第38頁(yè)第39頁(yè)第40頁(yè)第41頁(yè)第42頁(yè)第43頁(yè)第44頁(yè)第45頁(yè)第46頁(yè)第47頁(yè)第48頁(yè)第49頁(yè)第50頁(yè)第51頁(yè)第52頁(yè)第53頁(yè)第54頁(yè)第55頁(yè)第56頁(yè)第57頁(yè)第58頁(yè)第59頁(yè)第60頁(yè)第61頁(yè)第62頁(yè)第63頁(yè)第64頁(yè)第65頁(yè)第66頁(yè)第67頁(yè)第68頁(yè)第69頁(yè)第70頁(yè)第71頁(yè)第72頁(yè)第73頁(yè)第74頁(yè)第75頁(yè)第76頁(yè)第77頁(yè)第78頁(yè)第79頁(yè)第80頁(yè)第81頁(yè)第82頁(yè)第83頁(yè)第84頁(yè)第85頁(yè)第86頁(yè)第87頁(yè)第88頁(yè)第89頁(yè)第90頁(yè)第91頁(yè)第92頁(yè)第93頁(yè)第94頁(yè)第95頁(yè)第96頁(yè)第97頁(yè)第98頁(yè)第99頁(yè)第100頁(yè)第101頁(yè)第102頁(yè)第103頁(yè)第104頁(yè)第105頁(yè)第106頁(yè)第107頁(yè)第108頁(yè)第109頁(yè)第110頁(yè)第111頁(yè)第112頁(yè)第113頁(yè)第114頁(yè)第115頁(yè)第116頁(yè)第117頁(yè)第118頁(yè)第119頁(yè)第120頁(yè)第121頁(yè)第122頁(yè)第123頁(yè)第124頁(yè)第125頁(yè)第126頁(yè)第127頁(yè)第128頁(yè)第129頁(yè)第130頁(yè)第131頁(yè)第132頁(yè)第133頁(yè)第134頁(yè)第135頁(yè)第136頁(yè)第137頁(yè)第138頁(yè)第139頁(yè)第140頁(yè)第141頁(yè)第142頁(yè)第143頁(yè)第144頁(yè)第145頁(yè)第146頁(yè)第147頁(yè)第148頁(yè)第149頁(yè)第150頁(yè)第151頁(yè)第152頁(yè)第153頁(yè)第154頁(yè)第155頁(yè)第156頁(yè)第157頁(yè)第158頁(yè)第159頁(yè)第160頁(yè)第161頁(yè)第162頁(yè)第163頁(yè)第164頁(yè)第165頁(yè)第166頁(yè)第167頁(yè)第168頁(yè)第169頁(yè)第170頁(yè)第171頁(yè)第172頁(yè)第173頁(yè)第174頁(yè)第175頁(yè)第176頁(yè)第177頁(yè)第178頁(yè)第179頁(yè)第180頁(yè)第181頁(yè)第182頁(yè)第183頁(yè)第184頁(yè)第185頁(yè)第186頁(yè)第187頁(yè)第188頁(yè)第189頁(yè)第190頁(yè)第191頁(yè)第192頁(yè)第193頁(yè)第194頁(yè)第195頁(yè)第196頁(yè)第197頁(yè)第198頁(yè)第199頁(yè)第200頁(yè)第201頁(yè)第202頁(yè)第203頁(yè)第204頁(yè)第205頁(yè)第206頁(yè)第207頁(yè)第208頁(yè)第209頁(yè)第210頁(yè)第211頁(yè)第212頁(yè)第213頁(yè)第214頁(yè)第215頁(yè)第216頁(yè)第217頁(yè)第218頁(yè)
Signal Description and Pin Control
2-4
MC68SC302 USER’S MANUAL
MOTOROLA
2.1.1 Address Bus Pins
LA23–LA17 combined with SA16-SA0, form a 24-bit address bus.
These lines, when used as address lines, are always inputs to the MC68SC302.
LA23-LA19 have multiple functionality if they are not used for address pins:
IRQIN5-IRQIN1 - Interrupt Request pins [1-5]
PA15-PA12 - Parallel IO Port A
When these pins are not used as address pins, their internal value is 0.
2.1.1.1 LATCHED ADDRESS BUS PINS (LA23—LA17).
These lines are the higher bits
of the ISA address bus, used for memory cycles. They are presented only at the beginning
of a cycle, therefore they are latched by the MC68SC302 with the trailing edge of BALE.
2.1.1.2 STATIC ADDRESS BUS PINS (SA16—SA0).
These lines are the lower bits of the
ISA address bits, used for memory or I/O cycles. They are valid throughout the bus com-
mand cycle.
2.1.2 Data Bus Pins (SD15—SD0)
SD15-SD8 and SD7-SD0 are the ISA data bus pins. In 16-bit ISA mode SD16-SD0 pins are
used, while in 8-bit ISA mode, only SD7-SD0 pins are used. These lines are input on write
cycles, and output on read cycles.
SD11-SD8 have multiple functionality if they are not used for data pins, i.e. operating in 8-
bit mode:
IRQ5, IRQ6, IRQ14 - Interrupt Request Outputs [5,6,14]
2.1.2.1 LOW DATA BUS PINS (SD7–SD0).
These lines are the low 8 bits of the data bus.
8-bit devices use these lines to transfer data. 16-bit devices use these pins to transfer the
low half of a data word when the address line SA0 is low.
2.1.2.2 HIGH DATA BUS PINS (SD15—SD8).
These lines are the high 8 bits of the 16-bit
data bus. 16-bit devices use these lines to transfer the high half of a data word when
SBHE is asserted.
2.1.3 Bus Control Pins
2.1.3.1 AEN—ADDRESS ENABLE PIN.
This input signal, when negated (low), indicates
to the MC68SC302 that it may respond to addresses and I/O commands on the bus.
2.1.3.2 BALE—BUS ADDRESS LATCH ENABLE.
This input signal indicates, when high,
that a valid latched address is presented on the LA lines. The MC68SC302 uses this pin
to latch the LA23-LA17 pins with a transparent latch, on the trailing edge.
2.1.3.3 SBHE—SYSTEM BUS HIGH ENABLE.
This input signal controls the flow of data
on the data bus. When the MC68SC302 is used in a 16-bit data bus mode, this pin, when
low, enables driving data on the high half of the data bus. When the MC68SC302 is used
in 8-bit data bus mode, this pin should be left floating.
相關(guān)PDF資料
PDF描述
MC68SEC000D Dual Audio Operational Amplifier 8-PDIP -40 to 85
MC68SEC000FU20 Addendum to M68000 User Manual
MC68SEC000 Addendum to M68000 User Manual
MC68SEC000CFU10 M68000 USERS MANUAL ADDENDUM
MC68HC000 1.25V 100ppm/Degrees C, 50uA in SOT23-3 Series (Bandgap) Voltage Reference 3-SOT-23 -40 to 125
相關(guān)代理商/技術(shù)參數(shù)
參數(shù)描述
MC68SEC000AA10 功能描述:微處理器 - MPU 8/16/32 BIT MPU STATIC RoHS:否 制造商:Atmel 處理器系列:SAMA5D31 核心:ARM Cortex A5 數(shù)據(jù)總線寬度:32 bit 最大時(shí)鐘頻率:536 MHz 程序存儲(chǔ)器大小:32 KB 數(shù)據(jù) RAM 大小:128 KB 接口類型:CAN, Ethernet, LIN, SPI,TWI, UART, USB 工作電源電壓:1.8 V to 3.3 V 最大工作溫度:+ 85 C 安裝風(fēng)格:SMD/SMT 封裝 / 箱體:FBGA-324
MC68SEC000AA10R2 功能描述:IC MPU 32BIT 10MHZ 64-QFP RoHS:是 類別:集成電路 (IC) >> 嵌入式 - 微處理器 系列:M680x0 標(biāo)準(zhǔn)包裝:2 系列:MPC8xx 處理器類型:32-位 MPC8xx PowerQUICC 特點(diǎn):- 速度:133MHz 電壓:3.3V 安裝類型:表面貼裝 封裝/外殼:357-BBGA 供應(yīng)商設(shè)備封裝:357-PBGA(25x25) 包裝:托盤(pán)
MC68SEC000AA16 功能描述:微處理器 - MPU 8/16/32 BIT MPU STATIC RoHS:否 制造商:Atmel 處理器系列:SAMA5D31 核心:ARM Cortex A5 數(shù)據(jù)總線寬度:32 bit 最大時(shí)鐘頻率:536 MHz 程序存儲(chǔ)器大小:32 KB 數(shù)據(jù) RAM 大小:128 KB 接口類型:CAN, Ethernet, LIN, SPI,TWI, UART, USB 工作電源電壓:1.8 V to 3.3 V 最大工作溫度:+ 85 C 安裝風(fēng)格:SMD/SMT 封裝 / 箱體:FBGA-324
MC68SEC000AA16 制造商:Freescale Semiconductor 功能描述:Microprocessor
MC68SEC000AA16R2 功能描述:微處理器 - MPU 8/16/32 BIT MPU STATIC RoHS:否 制造商:Atmel 處理器系列:SAMA5D31 核心:ARM Cortex A5 數(shù)據(jù)總線寬度:32 bit 最大時(shí)鐘頻率:536 MHz 程序存儲(chǔ)器大小:32 KB 數(shù)據(jù) RAM 大小:128 KB 接口類型:CAN, Ethernet, LIN, SPI,TWI, UART, USB 工作電源電壓:1.8 V to 3.3 V 最大工作溫度:+ 85 C 安裝風(fēng)格:SMD/SMT 封裝 / 箱體:FBGA-324