參數(shù)資料
型號: ORT8850H
英文描述: Field-Programmable System Chip (FPSC) Eight-Channel x 850 Mbits/s Backplane Transceiver
中文描述: 現(xiàn)場可編程系統(tǒng)芯片(促進文化基金)8通道x 850 Mbits /秒背板收發(fā)器
文件頁數(shù): 91/112頁
文件大小: 2417K
代理商: ORT8850H
Agere Systems Inc.
91
Data Sheet
August 2001
Eight-Channel x 850 Mbits/s Backplane Transceiver
ORCA
ORT8850 FPSC
Pin Information
(continued)
Table 34. ORT8850L and ORT8850H 680-Pin PBGAM Pinout
(continued)
BM680
V
DD
IO
Bank
6 (BL)
6 (BL)
6 (BL)
6 (BL)
6 (BL)
6 (BL)
6 (BL)
6 (BL)
6 (BL)
6 (BL)
6 (BL)
6 (BL)
6 (BL)
6 (BL)
6 (BL)
6 (BL)
6 (BL)
6 (BL)
6 (BL)
6 (BL)
6 (BL)
6 (BL)
6 (BL)
6 (BL)
6 (BL)
6 (BL)
6 (BL)
6 (BL)
6 (BL)
6 (BL)
6 (BL)
6 (BL)
6 (BL)
VREF
Group
4
4
4
4
4
5
5
5
5
5
5
5
5
6
6
6
6
6
6
7
7
7
7
7
7
8
8
8
8
I/O
ORT8850L
ORT8850H
Additional Function
Pair
AJ3
AK2
AL1
AB20
AJ5
AJ4
AB21
AK3
AM1
AL2
AK4
AB22
AK6
AL5
AN4
AM2
AM5
AK7
AL6
AN5
AM4
AM6
AL7
AK8
AP5
AB32
AK9
AN6
AM7
AP6
AN3
AL8
AN7
AM8
AL9
AL4
AP7
AN8
AL10
AP8
AL11
AM10
IO
IO
IO
V
SS
IO
IO
V
SS
I
V
DD
IO6
IO
V
DD
33
V
SS
V
DD
33
IO
IO
V
DD
IO6
IO
IO
IO
IO
V
DD
IO6
IO
IO
IO
IO
V
SS
IO
IO
IO
IO
V
DD
IO6
IO
IO
IO
IO
V
SS
IO
IO
IO
IO
IO
IO
PL26A
PL27D
PL27C
V
SS
PL27B
PL27A
V
SS
PTEMP
V
DD
IO6
LVDS_R
V
DD
33
V
SS
V
DD
33
PB2A
PB2B
V
DD
IO6
PB2C
PB2D
PB3A
PB3B
V
DD
IO6
PB3C
PB3D
PB4A
PB4B
V
SS
PB4C
PB4D
PB5A
PB5B
V
DD
IO6
PB5C
PB5D
PB6A
PB6B
V
SS
PB6C
PB6D
PB7A
PB7B
PB7C
PB7D
PL46A
PL47D
PL47C
V
SS
PL47B
PL47A
V
SS
PTEMP
V
DD
IO6
LVDS_R
V
DD
33
V
SS
V
DD
33
PB2A
PB2B
V
DD
IO6
PB2C
PB2D
PB3C
PB3D
V
DD
IO6
PB4C
PB4D
PB5C
PB5D
V
SS
PB6C
PB6D
PB7C
PB7D
V
DD
IO6
PB8C
PB8D
PB9C
PB9D
V
SS
PB10C
PB10D
PB11C
PB11D
PB12C
PB12D
PLL_CK7C/HPPLL
PLL_CK7T/HPPLL
PTEMP
LVDS_R
DP2
PLL_CK6T/PPLL
PLL_CK6C/PPLL
VREF_6_05
DP3
VREF_6_06
D14
D15
D16
D17
D18
VREF_6_07
D19
D20
D21
VREF_6_08
D22
L9C_D0
L9T_D0
L10C_A0
L10T_A0
L11T_D1
L11C_D1
L12T_D1
L12C_D1
L13T_D1
L13C_D1
L14T_D0
L14C_D0
L15T_D3
L15C_D3
L16T_D2
L16C_D2
L17T_D1
L17C_D1
L18T_D1
L18C_D1
L19T_D0
L19C_D0
L20T_D0
L20C_D0
L21T_D2
L21C_D2
L22T_D0
L22C_D0
相關PDF資料
PDF描述
ORT8850L Field-Programmable System Chip (FPSC) Eight-Channel x 850 Mbits/s Backplane Transceiver
OS1001 Interface IC
OS1010 Optoelectronic
OS1011 SINGLE 1.8V, 200 KHZ OP, E TEMP, -40C to +125C, 8-PDIP, TUBE
OS1012 1.8V, 200kHz single low-cost, CMOS Op Amplifier on 120K Analog ROM process., -40C to +125C, 8-MSOP, T/R
相關代理商/技術(shù)參數(shù)
參數(shù)描述
ORT8850H-1BM680C 功能描述:FPGA - 現(xiàn)場可編程門陣列 16192 LUT 297 I/O RoHS:否 制造商:Altera Corporation 系列:Cyclone V E 柵極數(shù)量: 邏輯塊數(shù)量:943 內(nèi)嵌式塊RAM - EBR:1956 kbit 輸入/輸出端數(shù)量:128 最大工作頻率:800 MHz 工作電源電壓:1.1 V 最大工作溫度:+ 70 C 安裝風格:SMD/SMT 封裝 / 箱體:FBGA-256
ORT8850H-1BM680I 功能描述:FPGA - 現(xiàn)場可編程門陣列 16192 LUT 297 I/O RoHS:否 制造商:Altera Corporation 系列:Cyclone V E 柵極數(shù)量: 邏輯塊數(shù)量:943 內(nèi)嵌式塊RAM - EBR:1956 kbit 輸入/輸出端數(shù)量:128 最大工作頻率:800 MHz 工作電源電壓:1.1 V 最大工作溫度:+ 70 C 安裝風格:SMD/SMT 封裝 / 箱體:FBGA-256
ORT8850H-1BMN680C 功能描述:FPGA - 現(xiàn)場可編程門陣列 16192 LUT 297 I/O RoHS:否 制造商:Altera Corporation 系列:Cyclone V E 柵極數(shù)量: 邏輯塊數(shù)量:943 內(nèi)嵌式塊RAM - EBR:1956 kbit 輸入/輸出端數(shù)量:128 最大工作頻率:800 MHz 工作電源電壓:1.1 V 最大工作溫度:+ 70 C 安裝風格:SMD/SMT 封裝 / 箱體:FBGA-256
ORT8850H-1BMN680I 功能描述:FPGA - 現(xiàn)場可編程門陣列 16192 LUT 297 I/O RoHS:否 制造商:Altera Corporation 系列:Cyclone V E 柵極數(shù)量: 邏輯塊數(shù)量:943 內(nèi)嵌式塊RAM - EBR:1956 kbit 輸入/輸出端數(shù)量:128 最大工作頻率:800 MHz 工作電源電壓:1.1 V 最大工作溫度:+ 70 C 安裝風格:SMD/SMT 封裝 / 箱體:FBGA-256
ORT8850H-2BM680C 功能描述:FPGA - 現(xiàn)場可編程門陣列 16192 LUT 297 I/O RoHS:否 制造商:Altera Corporation 系列:Cyclone V E 柵極數(shù)量: 邏輯塊數(shù)量:943 內(nèi)嵌式塊RAM - EBR:1956 kbit 輸入/輸出端數(shù)量:128 最大工作頻率:800 MHz 工作電源電壓:1.1 V 最大工作溫度:+ 70 C 安裝風格:SMD/SMT 封裝 / 箱體:FBGA-256