參數(shù)資料
型號: ADAU1373BCBZ-RL
廠商: Analog Devices Inc
文件頁數(shù): 268/296頁
文件大?。?/td> 0K
描述: IC CODEC LP CLASS G HP 81WLCSP
標準包裝: 3,000
類型: 音頻編解碼器
數(shù)據(jù)接口: I²C,串行
分辨率(位): 24 b
ADC / DAC 數(shù)量: 1 / 2
三角積分調(diào)變:
S/N 比,標準 ADC / DAC (db): 96 / 96
動態(tài)范圍,標準 ADC / DAC (db): 96 / 96
電壓 - 電源,模擬: 1.62 V ~ 1.98 V
電壓 - 電源,數(shù)字: 1.08 V ~ 1.98 V
工作溫度: -40°C ~ 85°C
安裝類型: 表面貼裝
封裝/外殼: 81-UFBGA,WLCSP
供應商設備封裝: 81-WLCSP(4.05x3.82)
包裝: 帶卷 (TR)
第1頁第2頁第3頁第4頁第5頁第6頁第7頁第8頁第9頁第10頁第11頁第12頁第13頁第14頁第15頁第16頁第17頁第18頁第19頁第20頁第21頁第22頁第23頁第24頁第25頁第26頁第27頁第28頁第29頁第30頁第31頁第32頁第33頁第34頁第35頁第36頁第37頁第38頁第39頁第40頁第41頁第42頁第43頁第44頁第45頁第46頁第47頁第48頁第49頁第50頁第51頁第52頁第53頁第54頁第55頁第56頁第57頁第58頁第59頁第60頁第61頁第62頁第63頁第64頁第65頁第66頁第67頁第68頁第69頁第70頁第71頁第72頁第73頁第74頁第75頁第76頁第77頁第78頁第79頁第80頁第81頁第82頁第83頁第84頁第85頁第86頁第87頁第88頁第89頁第90頁第91頁第92頁第93頁第94頁第95頁第96頁第97頁第98頁第99頁第100頁第101頁第102頁第103頁第104頁第105頁第106頁第107頁第108頁第109頁第110頁第111頁第112頁第113頁第114頁第115頁第116頁第117頁第118頁第119頁第120頁第121頁第122頁第123頁第124頁第125頁第126頁第127頁第128頁第129頁第130頁第131頁第132頁第133頁第134頁第135頁第136頁第137頁第138頁第139頁第140頁第141頁第142頁第143頁第144頁第145頁第146頁第147頁第148頁第149頁第150頁第151頁第152頁第153頁第154頁第155頁第156頁第157頁第158頁第159頁第160頁第161頁第162頁第163頁第164頁第165頁第166頁第167頁第168頁第169頁第170頁第171頁第172頁第173頁第174頁第175頁第176頁第177頁第178頁第179頁第180頁第181頁第182頁第183頁第184頁第185頁第186頁第187頁第188頁第189頁第190頁第191頁第192頁第193頁第194頁第195頁第196頁第197頁第198頁第199頁第200頁第201頁第202頁第203頁第204頁第205頁第206頁第207頁第208頁第209頁第210頁第211頁第212頁第213頁第214頁第215頁第216頁第217頁第218頁第219頁第220頁第221頁第222頁第223頁第224頁第225頁第226頁第227頁第228頁第229頁第230頁第231頁第232頁第233頁第234頁第235頁第236頁第237頁第238頁第239頁第240頁第241頁第242頁第243頁第244頁第245頁第246頁第247頁第248頁第249頁第250頁第251頁第252頁第253頁第254頁第255頁第256頁第257頁第258頁第259頁第260頁第261頁第262頁第263頁第264頁第265頁第266頁第267頁當前第268頁第269頁第270頁第271頁第272頁第273頁第274頁第275頁第276頁第277頁第278頁第279頁第280頁第281頁第282頁第283頁第284頁第285頁第286頁第287頁第288頁第289頁第290頁第291頁第292頁第293頁第294頁第295頁第296頁
ADAU1373
Rev. 0 | Page 73 of 296
REGISTER MAP SUMMARY (DEFAULT)
Table 34 is the summary of the control registers for the ADAU1373
in default mode using an MDRC, which can be accessed using
an I2C port. Register 0x80 to Register 0xBD are shared with the
seven-band EQ block. Refer to the EQ register map (see Table 245)
for using the EQ function. Register addresses are in hexadecimal
format.
Table 34. Register Summary
Reg Name
Bits
Bit 7
Bit 6
Bit 5
Bit 4
Bit 3
Bit 2
Bit 1
Bit 0
Reset RW
00
INPUT_MODE
[7:0]
GAINMODE3
GAINMODE2
GAINMODE1
GAINMODE0
INMODE3
INMODE2
INMODE1
INMODE0
0x00
RW
01
AIN1L_CTRL
[7:0]
RESERVED
AIN1LVOL
0x00
SRST
02
AIN1R_CTRL
[7:0]
RESERVED
AIN1RVOL
0x00
SRST
03
AIN2L_CTRL
[7:0]
RESERVED
AIN2LVOL
0x00
SRST
04
AIN2R_CTRL
[7:0]
RESERVED
AIN2RVOL
0x00
SRST
05
AIN3L_CTRL
[7:0]
RESERVED
AIN3LVOL
0x00
SRST
06
AIN3R_CTRL
[7:0]
RESERVED
AIN3RVOL
0x00
SRST
07
AIN4L_CTRL
[7:0]
RESERVED
AIN4LVOL
0x00
SRST
08
AIN4R_CTRL
[7:0]
RESERVED
AIN4RVOL
0x00
SRST
09
LLINE1_OUT
[7:0]
RESERVED
LLINE1
0x00
SRST
0A
RLINE1_OUT
[7:0]
RESERVED
RLINE1
0x00
SRST
0B
LLINE2_OUT
[7:0]
RESERVED
LLINE2
0x00
SRST
0C
RLINE2_OUT
[7:0]
RESERVED
RLINE2
0x00
SRST
0D
LCD_OUT
[7:0]
RESERVED
LCD
0x00
SRST
0E
RCD_OUT
[7:0]
RESERVED
RCD
0x00
SRST
0F
LHP_OUT
[7:0]
RESERVED
LHP
0x00
SRST
10
RHP_OUT
[7:0]
RESERVED
RHP
0x00
SRST
11
ADC_GAIN
[7:0]
ADCRGAIN3
ADCRGAIN2
ADCRGAIN1
ADCRGAIN0
ADCLGAIN3
ADCLGAIN2
ADCLGAIN1
ADCLGAIN0
0x00
RW
12
LADC_MIXER
[7:0]
RESERVED
ADCLMIX4
ADCLMIX3
ADCLMIX2
ADCLMIX1
ADCLMIX0
0x00
RW1C
13
RADC_MIXER
[7:0]
RESERVED
ADCRMIX4
ADCRMIX3
ADCRMIX2
ADCRMIX1
ADCRMIX0
0x00
RW1C
14
LLINE1MIX
[7:0]
LLINE1MIX7
LLINE1MIX6
LLINE1MIX5
LLINE1MIX4
LLINE1MIX3
LLINE1MIX2
LLINE1MIX1
LLINE1MIX0
0x00
RW1C
15
RLINE1MIX
[7:0]
RLINE1MIX7
RLINE1MIX6
RLINE1MIX5
RLINE1MIX4
RLINE1MIX3
RLINE1MIX2
RLINE1MIX1
RLINE1MIX0
0x00
RW1C
16
LLINE2MIX
[7:0]
LLINE2MIX7
LLINE2MIX6
LLINE2MIX5
LLINE2MIX4
LLINE2MIX3
LLINE2MIX2
LLINE2MIX1
LLINE2MIX0
0x00
RW1C
17
RLINE2MIX
[7:0]
RLINE2MIX7
RLINE2MIX6
RLINE2MIX5
RLINE2MIX4
RLINE2MIX3
RLINE2MIX2
RLINE2MIX1
RLINE2MIX0
0x00
RW1C
18
LCDMIX
[7:0]
CDLMIX7
CDLMIX6
CDLMIX5
CDLMIX4
CDLMIX3
CDLMIX2
CDLMIX1
CDLMIX0
0x00
RW1C
19
RCDMIX
[7:0]
CDRMIX7
CDRMIX6
CDRMIX5
CDRMIX4
CDRMIX3
CDRMIX2
CDRMIX1
CDRMIX0
0x00
RW1C
1A
LHPMIX
[7:0]
LHPMIX7
LHPMIX6
LHPMIX5
LHPMIX4
LHPMIX3
LHPMIX2
LHPMIX1
LHPMIX0
0x00
RW1C
1B
RHPMIX
[7:0]
RHPMIX7
RHPMIX6
RHPMIX5
RHPMIX4
RHPMIX3
RHPMIX2
RHPMIX1
RHPMIX0
0x00
RW1C
1C
EPMIX
[7:0]
EPMIX7
EPMIX6
EPMIX5
EPMIX4
EPMIX3
EPMIX2
EPMIX1
EPMIX0
0x00
RW1C
1D
HP_CTRL
[7:0]
RESERVED
POPTIME
HPMOD
HPOC
0x00
RW
1E
HP_CTRL2
[7:0]
RESERVED
LVL_THR
HIZ
VOLIM
RESERVED
0x00
RW
1F
LS_CTRL
[7:0]
CDDRIVE
DIRCD
CDSM
RCDBST
LCDBST
EDGE
0x00
RW
21
EPCONTROL
[7:0]
RESERVED
MICB2GAIN
MICB1GAIN
EPGAIN
0x00
RW
22
MICBIAS_CTRL1
[7:0]
VBATLOW
MICB1LIM
MICB1OCEN
MICB1CURDEN
MICB1SHT
MICB1CURD
0x00
RW
23
MICBIAS_CTRL2
[7:0]
RESERVED
MICB2LIM
MICB2OCEN
MICB2CURDEN
MICB2SHT
MICB2CURD
0x00
RW
24
OUTPUT_
CONTROL
[7:0]
RNSM
LNSM
LDIFF
LNFBEN
ZCTO
VMID
0x00
RW
25
PWDN_CTRL1
[7:0]
LADCPDB
RADCPDB
MICB2PDB
MICB1PDB
AIN4PDB
AIN3PDB
AIN2PDB
AIN1PDB
0x00
RW
26
PWDN_CTRL2
[7:0]
LDAC2PDB
RADC2PDB
LDAC1PDB
RDAC1PDB
LLN2PDB
RLN2PDB
LLN1PDB
RLN1PDB
0x00
RW
27
PWDN_CTRL3
[7:0]
ZDPDB
VBATPWDB
RESERVED
EPPDB
LCDPDB
RCDPDB
HPPDB
PWDB
0x00
RW
28
DPLLA_CTRL
[7:0]
DPLLA_REF_SEL
DPLLA_NDIV
0x00
RW
29
PLLA_CTRL1
[7:0]
PLLA_M_HI
0x00
RW
2A
PLLA_CTRL2
[7:0]
PLLA_M_LO
0x00
RW
2B
PLLA_CTRL3
[7:0]
PLLA_N_HI
0x00
RW
2C
PLLA_CTRL4
[7:0]
PLLA_N_LO
0x00
RW
2D
PLLA_CTRL5
[7:0]
RESERVED
PLLA_R
PLLA_X
PLLA_TYPE
0x00
RW
2E
PLLA_CTRL6
[7:0]
RESERVED
DPLLA_LOCKED
PLLA_LOCKED
DPLLA_BYPASS
PLLA_EN
0x02
RW
2F
DPLLB_CTRL
[7:0]
DPLLB_REF_SEL
DPLLB_NDIV
0x00
RW
30
PLLB_CTRL1
[7:0]
PLLB_M_HI
0x00
RW
31
PLLB_CTRL2
[7:0]
PLLB_M_LO
0x00
RW
32
PLLB_CTRL3
[7:0]
PLLB_N_HI
0x00
RW
33
PLLB_CTRL4
[7:0]
PLLB_N_LO
0x00
RW
34
PLLB_CTRL5
[7:0]
RESERVED
PLLB_R
PLLB_X
PLLB_TYPE
0x00
RW
35
PLLB_CTRL6
[7:0]
RESERVED
DPLLB_LOCKED
PLLB_LOCKED
DPLLB_BYPASS
PLLB_EN
0x02
RW
36
HEADDECT
[7:0]
RESERVED
HEADSET
0x00
RW
37
ADC_DAC_
STATUS
[7:0]
RESERVED
NOCLKDAC2
NOCLKDAC1
RESERVED
NOCLKADC
0x00
R
相關PDF資料
PDF描述
ADAU1381BCPZ IC AUDIO CODEC STEREO LN 32LFCSP
ADAU1761BCPZ-RL IC SIGMADSP CODEC PLL 32LFCSP
ADAU1781BCPZ-RL7 IC SIGMADSP CODEC LN 32LFCSP
ADAU1961WBCPZ-R7 IC STEREO AUD CODEC LP 32LFCSP
ADAU1966WBSTZ IC DAC 24BIT SPI/I2C 192K 80LQFP
相關代理商/技術參數(shù)
參數(shù)描述
ADAU1381 制造商:AD 制造商全稱:Analog Devices 功能描述:Low Noise Stereo Codec with Enhanced Recording and Playback Processing
ADAU1381BCBZ-RL 功能描述:IC AUDIO CODEC STEREO LN 30WLCSP RoHS:是 類別:集成電路 (IC) >> 接口 - 編解碼器 系列:- 標準包裝:2,500 系列:- 類型:立體聲音頻 數(shù)據(jù)接口:串行 分辨率(位):18 b ADC / DAC 數(shù)量:2 / 2 三角積分調(diào)變:是 S/N 比,標準 ADC / DAC (db):81.5 / 88 動態(tài)范圍,標準 ADC / DAC (db):82 / 87.5 電壓 - 電源,模擬:2.6 V ~ 3.3 V 電壓 - 電源,數(shù)字:1.7 V ~ 3.3 V 工作溫度:-40°C ~ 85°C 安裝類型:表面貼裝 封裝/外殼:48-WFQFN 裸露焊盤 供應商設備封裝:48-TQFN-EP(7x7) 包裝:帶卷 (TR)
ADAU1381BCBZ-RL7 功能描述:IC AUDIO CODEC STEREO LN 30WLCSP RoHS:是 類別:集成電路 (IC) >> 接口 - 編解碼器 系列:- 標準包裝:2,500 系列:- 類型:立體聲音頻 數(shù)據(jù)接口:串行 分辨率(位):18 b ADC / DAC 數(shù)量:2 / 2 三角積分調(diào)變:是 S/N 比,標準 ADC / DAC (db):81.5 / 88 動態(tài)范圍,標準 ADC / DAC (db):82 / 87.5 電壓 - 電源,模擬:2.6 V ~ 3.3 V 電壓 - 電源,數(shù)字:1.7 V ~ 3.3 V 工作溫度:-40°C ~ 85°C 安裝類型:表面貼裝 封裝/外殼:48-WFQFN 裸露焊盤 供應商設備封裝:48-TQFN-EP(7x7) 包裝:帶卷 (TR)
ADAU1381BCPZ 功能描述:IC AUDIO CODEC STEREO LN 32LFCSP RoHS:是 類別:集成電路 (IC) >> 接口 - 編解碼器 系列:- 標準包裝:2,500 系列:- 類型:立體聲音頻 數(shù)據(jù)接口:串行 分辨率(位):18 b ADC / DAC 數(shù)量:2 / 2 三角積分調(diào)變:是 S/N 比,標準 ADC / DAC (db):81.5 / 88 動態(tài)范圍,標準 ADC / DAC (db):82 / 87.5 電壓 - 電源,模擬:2.6 V ~ 3.3 V 電壓 - 電源,數(shù)字:1.7 V ~ 3.3 V 工作溫度:-40°C ~ 85°C 安裝類型:表面貼裝 封裝/外殼:48-WFQFN 裸露焊盤 供應商設備封裝:48-TQFN-EP(7x7) 包裝:帶卷 (TR)
ADAU1381BCPZ-RL 功能描述:IC AUDIO CODEC STEREO LN 32LFCSP RoHS:是 類別:集成電路 (IC) >> 接口 - 編解碼器 系列:- 標準包裝:2,500 系列:- 類型:立體聲音頻 數(shù)據(jù)接口:串行 分辨率(位):18 b ADC / DAC 數(shù)量:2 / 2 三角積分調(diào)變:是 S/N 比,標準 ADC / DAC (db):81.5 / 88 動態(tài)范圍,標準 ADC / DAC (db):82 / 87.5 電壓 - 電源,模擬:2.6 V ~ 3.3 V 電壓 - 電源,數(shù)字:1.7 V ~ 3.3 V 工作溫度:-40°C ~ 85°C 安裝類型:表面貼裝 封裝/外殼:48-WFQFN 裸露焊盤 供應商設備封裝:48-TQFN-EP(7x7) 包裝:帶卷 (TR)