參數(shù)資料
型號(hào): 9S12XDP512DGV1
英文描述: Device User Guide for Mask Set 0L40V ( First Silicon)
中文描述: 設(shè)備用戶指南掩模組0L40V(第一硅)
文件頁(yè)數(shù): 100/152頁(yè)
文件大?。?/td> 1231K
代理商: 9S12XDP512DGV1
第1頁(yè)第2頁(yè)第3頁(yè)第4頁(yè)第5頁(yè)第6頁(yè)第7頁(yè)第8頁(yè)第9頁(yè)第10頁(yè)第11頁(yè)第12頁(yè)第13頁(yè)第14頁(yè)第15頁(yè)第16頁(yè)第17頁(yè)第18頁(yè)第19頁(yè)第20頁(yè)第21頁(yè)第22頁(yè)第23頁(yè)第24頁(yè)第25頁(yè)第26頁(yè)第27頁(yè)第28頁(yè)第29頁(yè)第30頁(yè)第31頁(yè)第32頁(yè)第33頁(yè)第34頁(yè)第35頁(yè)第36頁(yè)第37頁(yè)第38頁(yè)第39頁(yè)第40頁(yè)第41頁(yè)第42頁(yè)第43頁(yè)第44頁(yè)第45頁(yè)第46頁(yè)第47頁(yè)第48頁(yè)第49頁(yè)第50頁(yè)第51頁(yè)第52頁(yè)第53頁(yè)第54頁(yè)第55頁(yè)第56頁(yè)第57頁(yè)第58頁(yè)第59頁(yè)第60頁(yè)第61頁(yè)第62頁(yè)第63頁(yè)第64頁(yè)第65頁(yè)第66頁(yè)第67頁(yè)第68頁(yè)第69頁(yè)第70頁(yè)第71頁(yè)第72頁(yè)第73頁(yè)第74頁(yè)第75頁(yè)第76頁(yè)第77頁(yè)第78頁(yè)第79頁(yè)第80頁(yè)第81頁(yè)第82頁(yè)第83頁(yè)第84頁(yè)第85頁(yè)第86頁(yè)第87頁(yè)第88頁(yè)第89頁(yè)第90頁(yè)第91頁(yè)第92頁(yè)第93頁(yè)第94頁(yè)第95頁(yè)第96頁(yè)第97頁(yè)第98頁(yè)第99頁(yè)當(dāng)前第100頁(yè)第101頁(yè)第102頁(yè)第103頁(yè)第104頁(yè)第105頁(yè)第106頁(yè)第107頁(yè)第108頁(yè)第109頁(yè)第110頁(yè)第111頁(yè)第112頁(yè)第113頁(yè)第114頁(yè)第115頁(yè)第116頁(yè)第117頁(yè)第118頁(yè)第119頁(yè)第120頁(yè)第121頁(yè)第122頁(yè)第123頁(yè)第124頁(yè)第125頁(yè)第126頁(yè)第127頁(yè)第128頁(yè)第129頁(yè)第130頁(yè)第131頁(yè)第132頁(yè)第133頁(yè)第134頁(yè)第135頁(yè)第136頁(yè)第137頁(yè)第138頁(yè)第139頁(yè)第140頁(yè)第141頁(yè)第142頁(yè)第143頁(yè)第144頁(yè)第145頁(yè)第146頁(yè)第147頁(yè)第148頁(yè)第149頁(yè)第150頁(yè)第151頁(yè)第152頁(yè)
MC9S12XDP512 Device User Guide — 9S12XDP512DGV1/D V01.12
100
Section 14 Oscillator (OSC_LCP) Block
Consult the OSC_LCP Block Guide for information about the Oscillator Module.
Section 15 Clock and Reset Generator (CRG) Block
Description
The COP timeout rate bits CR[2:0] in the COPCTL register are loaded on rising edge of
RESET
from
the Flash Control Register FCTL ($0107) located in the Flash EEPROM block.See
Table 15-1
. On
RESET
intospecialmodestheCOPtimeoutratebitsarealwayssettothehighestwatchdograte.(CR[2:0]
= 111, 2
24
oscillator cycles to time-out)
Table 15-1
shows also the write restrictions of the COP rate bits
CR[2:0]intheCOPCTLregister.WritingtotheMODERegisterintheS12XEBIhasnoeffectontheCOP
rate bits in the COPCTL register.
The FCTL register is loaded from the Flash Configuration Field byte at global address $7F_FF0E during
the reset sequence. For more information on FCTL register refer to the FTX512K4 Block Guide.
Consult the CRG Block Guide for information about the Clock and Reset Generator module.
Section 16 Enhanced Capture Timer (ECT) Block
Table 15-1 Initial COP Configuration
NV[2:0] in
FCTL
Register
CR[2:0] in COPCTL
Register
Write of CR[2:0]
(afterresetinitializiationfrom
FCTL)
Normal &
Emulation Modes
Special
Modes
Normal &
Emulatin Modes
Special
Modes
000
111
111
never
always
001
110
010
101
011
100
100
011
101
010
110
001
111
000
000
once
F
For More Information On This Product,
Go to: www.freescale.com
n
.
相關(guān)PDF資料
PDF描述
9S12XDP512DGV2 Device User Guide for Mask Set L15Y - (Second Silicon - Enhanced Feature Set)
9V3 ELEMENT 10 MICRON E MEDIA
6RS15 Power-Supply Monitor with Reset
6RS3 Power-Supply Monitor with Reset
6RS7 ELEMENT 11.2 MICRON S MEDIA
相關(guān)代理商/技術(shù)參數(shù)
參數(shù)描述
9S12XDP512DGV2 制造商:未知廠家 制造商全稱:未知廠家 功能描述:Device User Guide for Mask Set L15Y - (Second Silicon - Enhanced Feature Set)
9S-14.7456MEFA20-IND 制造商:Hong Kong Crystal 功能描述:14.7456M,CRYSTAL 制造商:Hong Kong Crystal 功能描述:HC49US CRYSTALS METAL CAN 制造商:Hong Kong Crystal 功能描述:HC49USCRYSTALS METAL CAN
9S-16MEFA22-IND 制造商:Hong Kong Crystal 功能描述:16MHzAT-49US CRYSTALS METAL CAN
9S-16MEFA30-IND 制造商:Hong Kong Crystal 功能描述:HC49USCRYSTALS METAL CAN
9S-18.432MEFA18-IND 制造商:Hong Kong Crystal 功能描述:18.432MHz,crystals 制造商:Hong Kong Crystal 功能描述:HC49USCRYSTALS METAL CAN 制造商:Hong Kong Crystal 功能描述:HC49US CRYSTALS METAL CAN