參數(shù)資料
型號: UPD30181GM-66-8ED
廠商: NEC Corp.
英文描述: 64-/32-Bit Microprocessor
中文描述: 64-/32-Bit微處理器
文件頁數(shù): 347/444頁
文件大?。?/td> 1449K
代理商: UPD30181GM-66-8ED
第1頁第2頁第3頁第4頁第5頁第6頁第7頁第8頁第9頁第10頁第11頁第12頁第13頁第14頁第15頁第16頁第17頁第18頁第19頁第20頁第21頁第22頁第23頁第24頁第25頁第26頁第27頁第28頁第29頁第30頁第31頁第32頁第33頁第34頁第35頁第36頁第37頁第38頁第39頁第40頁第41頁第42頁第43頁第44頁第45頁第46頁第47頁第48頁第49頁第50頁第51頁第52頁第53頁第54頁第55頁第56頁第57頁第58頁第59頁第60頁第61頁第62頁第63頁第64頁第65頁第66頁第67頁第68頁第69頁第70頁第71頁第72頁第73頁第74頁第75頁第76頁第77頁第78頁第79頁第80頁第81頁第82頁第83頁第84頁第85頁第86頁第87頁第88頁第89頁第90頁第91頁第92頁第93頁第94頁第95頁第96頁第97頁第98頁第99頁第100頁第101頁第102頁第103頁第104頁第105頁第106頁第107頁第108頁第109頁第110頁第111頁第112頁第113頁第114頁第115頁第116頁第117頁第118頁第119頁第120頁第121頁第122頁第123頁第124頁第125頁第126頁第127頁第128頁第129頁第130頁第131頁第132頁第133頁第134頁第135頁第136頁第137頁第138頁第139頁第140頁第141頁第142頁第143頁第144頁第145頁第146頁第147頁第148頁第149頁第150頁第151頁第152頁第153頁第154頁第155頁第156頁第157頁第158頁第159頁第160頁第161頁第162頁第163頁第164頁第165頁第166頁第167頁第168頁第169頁第170頁第171頁第172頁第173頁第174頁第175頁第176頁第177頁第178頁第179頁第180頁第181頁第182頁第183頁第184頁第185頁第186頁第187頁第188頁第189頁第190頁第191頁第192頁第193頁第194頁第195頁第196頁第197頁第198頁第199頁第200頁第201頁第202頁第203頁第204頁第205頁第206頁第207頁第208頁第209頁第210頁第211頁第212頁第213頁第214頁第215頁第216頁第217頁第218頁第219頁第220頁第221頁第222頁第223頁第224頁第225頁第226頁第227頁第228頁第229頁第230頁第231頁第232頁第233頁第234頁第235頁第236頁第237頁第238頁第239頁第240頁第241頁第242頁第243頁第244頁第245頁第246頁第247頁第248頁第249頁第250頁第251頁第252頁第253頁第254頁第255頁第256頁第257頁第258頁第259頁第260頁第261頁第262頁第263頁第264頁第265頁第266頁第267頁第268頁第269頁第270頁第271頁第272頁第273頁第274頁第275頁第276頁第277頁第278頁第279頁第280頁第281頁第282頁第283頁第284頁第285頁第286頁第287頁第288頁第289頁第290頁第291頁第292頁第293頁第294頁第295頁第296頁第297頁第298頁第299頁第300頁第301頁第302頁第303頁第304頁第305頁第306頁第307頁第308頁第309頁第310頁第311頁第312頁第313頁第314頁第315頁第316頁第317頁第318頁第319頁第320頁第321頁第322頁第323頁第324頁第325頁第326頁第327頁第328頁第329頁第330頁第331頁第332頁第333頁第334頁第335頁第336頁第337頁第338頁第339頁第340頁第341頁第342頁第343頁第344頁第345頁第346頁當前第347頁第348頁第349頁第350頁第351頁第352頁第353頁第354頁第355頁第356頁第357頁第358頁第359頁第360頁第361頁第362頁第363頁第364頁第365頁第366頁第367頁第368頁第369頁第370頁第371頁第372頁第373頁第374頁第375頁第376頁第377頁第378頁第379頁第380頁第381頁第382頁第383頁第384頁第385頁第386頁第387頁第388頁第389頁第390頁第391頁第392頁第393頁第394頁第395頁第396頁第397頁第398頁第399頁第400頁第401頁第402頁第403頁第404頁第405頁第406頁第407頁第408頁第409頁第410頁第411頁第412頁第413頁第414頁第415頁第416頁第417頁第418頁第419頁第420頁第421頁第422頁第423頁第424頁第425頁第426頁第427頁第428頁第429頁第430頁第431頁第432頁第433頁第434頁第435頁第436頁第437頁第438頁第439頁第440頁第441頁第442頁第443頁第444頁
CHAPTER 17 COMPACTFLASH CONTROLLER (ECU)
User’s Manual U14272EJ3V0UM
347
17.4.19 DTGENCLREG (Index: 0x16)
Bit
7
6
5
4
3
2
1
0
Name
Reserved
Reserved
SWCDINT
CDRSMEN
Reserved
Reserved
CFGRSTEN
DLY16INH
R/W
R
R
W
R/W
R
R
R/W
R/W
Reset
0
0
0
0
0
0
0
0
Bit
Name
Function
7, 6
Reserved
0 is returned when read
5
SWCDINT
Software card detect interrupt request
1 : Generates interrupt request
This bit is valid when the CD_EN bit is set to 1 in the CRDSTATREG register. 0 is
returned when read.
4
CDRSMEN
Card detect resume enable
1 : Enables notification of change on CD1# and CD2# inputs
This bit is valid when the CD_EN bit is set to 1 in the CRDSTATREG register. 0 is
returned when read.
3, 2
Reserved
0 is returned when read
1
CFGRSTEN
Configuration reset enable
1 : Enables initializing registers on high level of both CD1# and CD2# inputs
The registers involved are all I/O registers, all memory registers, ITGENCTREG
register, and ADWINENREG register.
0
DLY16INH
16-bit memory delay prohibit. This bit is used to set whether the falling edge of
the WE# and OE# (CF_WE# and CF_OE#) signals of the CompactFlash is
delayed in synchronization with SYSCLK when a memory window is set to be 16
bit in the DWIDTH bit of the MEMWIDn_REG register.
0 : Delayed
1 : Not delayed
The functionality and acknowledgment of this software interrupt request operate in the same way as those of the
hardware-generated interrupt requests. The functionality and acknowledgement of the hardware card detect or card
status change interrupt request are not affected by the setting of the SWCDINT bit. If card detect or card status
change is signaled through the CD1# and CD2# inputs, a hardware card detect or card status change interrupt
request is generated.
When the CDRSMEN bit is set to 1, the RIO# signal (internal) goes from high level to low and the CD_CHG bit in
the CDSTCHGREG register is set to 1. The RIO# signal remains low until either a read or a write of 1 to the CD_CHG
bit (acknowledge cycle), which causes the CD_CHG bit to be reset to 0 and the RIO# signal to go from low level to
high. If the card status change is routed to any of the IRQ signals, the setting of this bit to 1 prevents the IRQ signal
from going active as a result of a hardware card detect status change. Once the software detects a card detect status
change interrupt request from the RIO# signal by reading the CDSTCHGREG register, it must issue a software card
detect change interrupt request so that the card detect change condition generates an active interrupt request on the
IRQ signal.
相關(guān)PDF資料
PDF描述
UPD3570 UPD3570 2560-BIT CCD LINEAR IMAGE SENSOR
UPD3570D UPD3570 2560-BIT CCD LINEAR IMAGE SENSOR
UPD3571 5000 BIT CCD LINEAR IMAGE SENSOR
UPD3571D 5000 BIT CCD LINEAR IMAGE SENSOR
UPD3573 2048-BIT CCD LINEAR IMAGE SENSOR
相關(guān)代理商/技術(shù)參數(shù)
參數(shù)描述
UPD30200 制造商:未知廠家 制造商全稱:未知廠家 功能描述:VR4300(TM).VR4305(TM).VR4310(TM) User's Manual | User's Manual[08/2000]
UPD30200GD-100MBB 制造商:NEC Electronics Corporation 功能描述:
UPD30200GD-100-MBB 制造商:未知廠家 制造商全稱:未知廠家 功能描述:64-Bit Microprocessor
UPD30200GD-133-MBB 制造商:未知廠家 制造商全稱:未知廠家 功能描述:64-Bit Microprocessor
UPD30200GD-80-LBB 制造商:未知廠家 制造商全稱:未知廠家 功能描述:64-Bit Microprocessor