參數(shù)資料
型號: PCI9060SD
廠商: Electronic Theatre Controls, Inc.
英文描述: 12O COMPATIBLE PCI BUS MASTER INTERFACE CHIP FOR ADAPTERS AND EMBEDDED SYSTEMS
中文描述: 12O兼容的PCI總線主控接口芯片的適配器和嵌入式系統(tǒng)
文件頁數(shù): 3/192頁
文件大?。?/td> 1551K
代理商: PCI9060SD
第1頁第2頁當前第3頁第4頁第5頁第6頁第7頁第8頁第9頁第10頁第11頁第12頁第13頁第14頁第15頁第16頁第17頁第18頁第19頁第20頁第21頁第22頁第23頁第24頁第25頁第26頁第27頁第28頁第29頁第30頁第31頁第32頁第33頁第34頁第35頁第36頁第37頁第38頁第39頁第40頁第41頁第42頁第43頁第44頁第45頁第46頁第47頁第48頁第49頁第50頁第51頁第52頁第53頁第54頁第55頁第56頁第57頁第58頁第59頁第60頁第61頁第62頁第63頁第64頁第65頁第66頁第67頁第68頁第69頁第70頁第71頁第72頁第73頁第74頁第75頁第76頁第77頁第78頁第79頁第80頁第81頁第82頁第83頁第84頁第85頁第86頁第87頁第88頁第89頁第90頁第91頁第92頁第93頁第94頁第95頁第96頁第97頁第98頁第99頁第100頁第101頁第102頁第103頁第104頁第105頁第106頁第107頁第108頁第109頁第110頁第111頁第112頁第113頁第114頁第115頁第116頁第117頁第118頁第119頁第120頁第121頁第122頁第123頁第124頁第125頁第126頁第127頁第128頁第129頁第130頁第131頁第132頁第133頁第134頁第135頁第136頁第137頁第138頁第139頁第140頁第141頁第142頁第143頁第144頁第145頁第146頁第147頁第148頁第149頁第150頁第151頁第152頁第153頁第154頁第155頁第156頁第157頁第158頁第159頁第160頁第161頁第162頁第163頁第164頁第165頁第166頁第167頁第168頁第169頁第170頁第171頁第172頁第173頁第174頁第175頁第176頁第177頁第178頁第179頁第180頁第181頁第182頁第183頁第184頁第185頁第186頁第187頁第188頁第189頁第190頁第191頁第192頁
PCI 9080
TABLE OF CONTENTS
PLX Technology, Inc., 1997
Page iv
Version 1.01
3.
FUNCTIONAL DESCRIPTION.......................................................................................................................................12
3.1
RESET ....................................................................................................................................................................12
3.1.1
PCI Bus Input RST# .........................................................................................................................................................12
3.1.2
Software Reset LRESETo# ..............................................................................................................................................12
3.1.3
Local Bus Input LRESETi# ...............................................................................................................................................12
3.1.4
Local Bus Output LRESETo# ...........................................................................................................................................12
3.1.5
Software Reset.................................................................................................................................................................12
3.2
PCI 9080 INITIALIZATION......................................................................................................................................12
3.2.1
Serial EEPROM Initialization ............................................................................................................................................13
3.2.2
Local Initialization .............................................................................................................................................................13
3.3
SERIAL EEPROM...................................................................................................................................................13
3.3.1
Short Serial EEPROM Load..............................................................................................................................................13
3.3.2
Long Serial EEPROM Load..............................................................................................................................................14
3.3.3
Extra Long Serial EEPROM Load.....................................................................................................................................16
3.3.4
Recommended Serial EEPROMs.....................................................................................................................................16
3.3.5
Programming the Serial EEPROM....................................................................................................................................16
3.4
INTERNAL REGISTER ACCESS ...........................................................................................................................16
3.4.1
PCI Bus Access to Internal Registers...............................................................................................................................17
3.4.2
Local Bus Access to Internal Registers ............................................................................................................................17
3.5
RESPONSE TO FIFO FULL/EMPTY......................................................................................................................18
3.6
DIRECT DATA TRANSFER MODES......................................................................................................................18
3.6.1
Direct Master Operation (Local Master to PCI Target)......................................................................................................18
3.6.1.1
Decode .........................................................................................................................................................................19
3.6.1.2
FIFOs............................................................................................................................................................................19
3.6.1.3
Memory Access ............................................................................................................................................................19
3.6.1.4
IO/CFG Access.............................................................................................................................................................20
3.6.1.5
I/O.................................................................................................................................................................................20
3.6.1.6
CFG (PCI Configuration Type 0 or Type 1 Cycles).......................................................................................................20
3.6.1.7
Direct Bus Master Lock.................................................................................................................................................21
3.6.1.8
Master/Target Abort......................................................................................................................................................21
3.6.1.9
Write and Invalidate......................................................................................................................................................21
3.6.1.9.1
DMA Write and Invalidate.......................................................................................................................................21
3.6.1.9.2
Direct Master Write and Invalidate..........................................................................................................................21
3.6.2
Direct Slave Operation (PCI Master to Local Bus Access) ...............................................................................................23
3.6.2.1
PCI 2.1 Mode................................................................................................................................................................23
3.6.2.2
PCI to Local Address Mapping .....................................................................................................................................24
3.6.2.2.1
Byte Enables ..........................................................................................................................................................24
3.6.2.2.2
Local Bus Initialization Software.............................................................................................................................25
3.6.2.2.3
PCI Initialization Software.......................................................................................................................................25
相關(guān)PDF資料
PDF描述
PCI950PT PC Card Support
PCI9656-AC66BI Controller Miscellaneous - Datasheet Reference
PCIB40 PC(ISA)BUS I/O CARD
PCICLOCKGEN_R001 AMD Alchemy? Solutions Au1500? PCI Clock Generation?
PCK2000 CK97 (66/100MHz) System Clock Generator(CK97 (66/100MHz) 系統(tǒng)時鐘發(fā)生器)
相關(guān)代理商/技術(shù)參數(shù)
參數(shù)描述
PCI9060SD-1AF 功能描述:數(shù)字總線開關(guān) IC PCI Bus Interface RoHS:否 制造商:Texas Instruments 開關(guān)數(shù)量:24 傳播延遲時間:0.25 ns 最大工作溫度:+ 85 C 最小工作溫度:- 40 C 封裝 / 箱體:TSSOP-56 封裝:Reel
PCI9080 制造商:PLX 制造商全稱:PLX 功能描述:I2O Compatible PCI Bus Master I/O Accelerator Chip
PCI9080 REV3 制造商:PLX TECH 功能描述:
PCI9080-3 功能描述:外圍驅(qū)動器與原件 - PCI I2O Compatible PCI BUS MASTER I/O CHIP RoHS:否 制造商:PLX Technology 工作電源電壓: 最大工作溫度: 安裝風格:SMD/SMT 封裝 / 箱體:FCBGA-1156 封裝:Tray
PCI9080-3 G 功能描述:外圍驅(qū)動器與原件 - PCI 32Bit Master Chip RoHS:否 制造商:PLX Technology 工作電源電壓: 最大工作溫度: 安裝風格:SMD/SMT 封裝 / 箱體:FCBGA-1156 封裝:Tray