參數(shù)資料
型號(hào): DM300023
廠商: Microchip Technology
文件頁(yè)數(shù): 40/285頁(yè)
文件大?。?/td> 0K
描述: KIT DEMO DSPICDEM SMPS BUCK
特色產(chǎn)品: SMPS & Digital Power Conversion Solutions
標(biāo)準(zhǔn)包裝: 1
系列: dsPIC™
主要目的: DC/DC,步降
輸出及類型: 2,非隔離
輸入電壓: 7 ~ 15 V
穩(wěn)壓器拓?fù)浣Y(jié)構(gòu): 降壓
板類型: 完全填充
已供物品: 板,軟件
已用 IC / 零件: dsPIC30F2020
產(chǎn)品目錄頁(yè)面: 659 (CN2011-ZH PDF)
相關(guān)產(chǎn)品: DSPIC30F2020-30I/MMB32-ND - IC DSPIC MCU/DSP 12K 28QFN
DSPIC30F2020T-30I/SODKR-ND - IC DSPIC MCU/DSP 12K 28SOIC
DSPIC30F2020T-30I/SOCT-ND - IC DSPIC MCU/DSP 12K 28SOIC
DSPIC30F2020-20E/MM-ND - IC DSPIC MCU/DSP 12K 28QFN
DSPIC30F1010-30I/SP-ND - IC DSPIC MCU/DSP 6K 28DIP
DSPIC30F1010-30I/SO-ND - IC DSPIC MCU/DSP 6K 28SOIC
DSPIC30F1010-30I/MM-ND - IC DSPIC MCU/DSP 6K 28QFN
DSPIC30F1010-20E/SP-ND - IC DSPIC MCU/DSP 6K 28DIP
DSPIC30F1010-20E/SO-ND - IC DSPIC MCU/DSP 6K 28SOIC
DSPIC30F2020-20E/SO-ND - IC DSPIC MCU/DSP 12K 28SOIC
更多...
第1頁(yè)第2頁(yè)第3頁(yè)第4頁(yè)第5頁(yè)第6頁(yè)第7頁(yè)第8頁(yè)第9頁(yè)第10頁(yè)第11頁(yè)第12頁(yè)第13頁(yè)第14頁(yè)第15頁(yè)第16頁(yè)第17頁(yè)第18頁(yè)第19頁(yè)第20頁(yè)第21頁(yè)第22頁(yè)第23頁(yè)第24頁(yè)第25頁(yè)第26頁(yè)第27頁(yè)第28頁(yè)第29頁(yè)第30頁(yè)第31頁(yè)第32頁(yè)第33頁(yè)第34頁(yè)第35頁(yè)第36頁(yè)第37頁(yè)第38頁(yè)第39頁(yè)當(dāng)前第40頁(yè)第41頁(yè)第42頁(yè)第43頁(yè)第44頁(yè)第45頁(yè)第46頁(yè)第47頁(yè)第48頁(yè)第49頁(yè)第50頁(yè)第51頁(yè)第52頁(yè)第53頁(yè)第54頁(yè)第55頁(yè)第56頁(yè)第57頁(yè)第58頁(yè)第59頁(yè)第60頁(yè)第61頁(yè)第62頁(yè)第63頁(yè)第64頁(yè)第65頁(yè)第66頁(yè)第67頁(yè)第68頁(yè)第69頁(yè)第70頁(yè)第71頁(yè)第72頁(yè)第73頁(yè)第74頁(yè)第75頁(yè)第76頁(yè)第77頁(yè)第78頁(yè)第79頁(yè)第80頁(yè)第81頁(yè)第82頁(yè)第83頁(yè)第84頁(yè)第85頁(yè)第86頁(yè)第87頁(yè)第88頁(yè)第89頁(yè)第90頁(yè)第91頁(yè)第92頁(yè)第93頁(yè)第94頁(yè)第95頁(yè)第96頁(yè)第97頁(yè)第98頁(yè)第99頁(yè)第100頁(yè)第101頁(yè)第102頁(yè)第103頁(yè)第104頁(yè)第105頁(yè)第106頁(yè)第107頁(yè)第108頁(yè)第109頁(yè)第110頁(yè)第111頁(yè)第112頁(yè)第113頁(yè)第114頁(yè)第115頁(yè)第116頁(yè)第117頁(yè)第118頁(yè)第119頁(yè)第120頁(yè)第121頁(yè)第122頁(yè)第123頁(yè)第124頁(yè)第125頁(yè)第126頁(yè)第127頁(yè)第128頁(yè)第129頁(yè)第130頁(yè)第131頁(yè)第132頁(yè)第133頁(yè)第134頁(yè)第135頁(yè)第136頁(yè)第137頁(yè)第138頁(yè)第139頁(yè)第140頁(yè)第141頁(yè)第142頁(yè)第143頁(yè)第144頁(yè)第145頁(yè)第146頁(yè)第147頁(yè)第148頁(yè)第149頁(yè)第150頁(yè)第151頁(yè)第152頁(yè)第153頁(yè)第154頁(yè)第155頁(yè)第156頁(yè)第157頁(yè)第158頁(yè)第159頁(yè)第160頁(yè)第161頁(yè)第162頁(yè)第163頁(yè)第164頁(yè)第165頁(yè)第166頁(yè)第167頁(yè)第168頁(yè)第169頁(yè)第170頁(yè)第171頁(yè)第172頁(yè)第173頁(yè)第174頁(yè)第175頁(yè)第176頁(yè)第177頁(yè)第178頁(yè)第179頁(yè)第180頁(yè)第181頁(yè)第182頁(yè)第183頁(yè)第184頁(yè)第185頁(yè)第186頁(yè)第187頁(yè)第188頁(yè)第189頁(yè)第190頁(yè)第191頁(yè)第192頁(yè)第193頁(yè)第194頁(yè)第195頁(yè)第196頁(yè)第197頁(yè)第198頁(yè)第199頁(yè)第200頁(yè)第201頁(yè)第202頁(yè)第203頁(yè)第204頁(yè)第205頁(yè)第206頁(yè)第207頁(yè)第208頁(yè)第209頁(yè)第210頁(yè)第211頁(yè)第212頁(yè)第213頁(yè)第214頁(yè)第215頁(yè)第216頁(yè)第217頁(yè)第218頁(yè)第219頁(yè)第220頁(yè)第221頁(yè)第222頁(yè)第223頁(yè)第224頁(yè)第225頁(yè)第226頁(yè)第227頁(yè)第228頁(yè)第229頁(yè)第230頁(yè)第231頁(yè)第232頁(yè)第233頁(yè)第234頁(yè)第235頁(yè)第236頁(yè)第237頁(yè)第238頁(yè)第239頁(yè)第240頁(yè)第241頁(yè)第242頁(yè)第243頁(yè)第244頁(yè)第245頁(yè)第246頁(yè)第247頁(yè)第248頁(yè)第249頁(yè)第250頁(yè)第251頁(yè)第252頁(yè)第253頁(yè)第254頁(yè)第255頁(yè)第256頁(yè)第257頁(yè)第258頁(yè)第259頁(yè)第260頁(yè)第261頁(yè)第262頁(yè)第263頁(yè)第264頁(yè)第265頁(yè)第266頁(yè)第267頁(yè)第268頁(yè)第269頁(yè)第270頁(yè)第271頁(yè)第272頁(yè)第273頁(yè)第274頁(yè)第275頁(yè)第276頁(yè)第277頁(yè)第278頁(yè)第279頁(yè)第280頁(yè)第281頁(yè)第282頁(yè)第283頁(yè)第284頁(yè)第285頁(yè)
dsPIC30F1010/202X
DS70178C-page 132
Preliminary
2006 Microchip Technology Inc.
The FLTLEBEN and CLLEBEN bits enable the applica-
tion of the blanking period to the selected Fault and
current-limit inputs.
The
LEB
duration
@
30
MIPS
=
(LEB<9:3> + 1)/120 MHz.
There is a blanking period offset of 8.4 nsec. Therefore
a LEB<9:3> value of zero yields an effective blanking
period of 8.4 ns.
If a current-limit or Fault inputs are active at the end of
the previous PWM cycle, and they are still active at the
start of the new PWM cycle and the dead time is non-
zero, the Fault or current limit will be detected
regardless of the LEB counter configuration.
12.23 PWM Fault Pins
Each PWM generator can select its own Fault input
source from a selection of up to 12 Fault/current-limit
pins. In the FCLCONx registers, each PWM generator
has control bits that specify the source for its Fault input
signal. These are the FLTSRC<3:0> bits. Additionally,
each PWM generator has a FLTIEN bit in the PWM-
CONx register that enables the generation of Fault
interrupt requests. Each PWM generator has an asso-
ciated Fault Polarity bit (FLTPOL) in the FCLCONx reg-
ister that selects the active level of the selected Fault
input.
The Fault pins actually serve two different purposes.
First is generation of Fault overrides for the PWM out-
puts. The action of overriding the PWM outputs and
generating an interrupt is performed asynchronously in
hardware so that Fault events can be managed quickly.
Second, the Fault pin inputs can be used to implement
either Current-Limit PWM mode or Current Force
mode.
PWM Fault condition states are available on the FLT-
STAT bit in the PWMCONx registers. The FLTSTAT bits
displays the Fault IRQ latch if the FIE bit is set. If Fault
interrupts are not enabled, then the FSTATx bits display
the status of the selected FLTx input in positive logic
format. When the Fault input pins are not used in asso-
ciation with a PWM generator, these pins become
general purpose I/O or interrupt input pins.
The FLTx pins are normally active high. The FLTPOL
bit in FCLCONx registers, if set to one, invert the
selected Fault input signal so that it is an active low.
The Fault pins are also readable through the PORT I/O
logic when the PWM module is enabled. This allows
the user to poll the state of the Fault pins in software.
Figure 12-20 is a diagram of the PWM Fault control
logic.
FIGURE 12-20:
PWM FAULT CONTROL LOGIC DIAGRAM
PWMx
Generator
FLTDAT<1:0>
PWMxH,L
Signals
2
MUX
Analog Comparator 1
Analog Comparator 2
Analog Comparator 3
Analog Comparator 4
FLTSRC<3:0>
CMP1x
CMP2x
CMP3x
CMP4x
SFLT1
SFLT2
SFLT3
SFLT4
IFLT2
IFLT4
PWMxH,L
2
Fault
Mode
Selection
Logic
Shared Fault # 1
Shared Fault # 2
Shared Fault # 3
Shared Fault # 4
Independent Fault # 2
Independent Fault # 4
FLTSTAT
FLTMOD<1:0>
PTMR
FLTMOD<1:0> = 00 – FLTSTAT signal is latched until Reset in software
FLTMOD<1:0> = 01 – FLTSTAT signal is Reset by PTMR every PWM cycle
FLTMOD<1:0> = 11 – FLTSTAT signal is disabled
Analog Comparator
Module
0
1
‘0000’
‘0001’
‘0010’
‘1000’
‘1001’
‘1010’
‘1011’
‘1101’
‘1111’
‘0011’
相關(guān)PDF資料
PDF描述
345-062-524-204 CARDEDGE 62POS DUAL .100 GREEN
GBM11DRTI-S13 CONN EDGECARD 22POS .156 EXTEND
T95D477M6R3HSSS CAP TANT 470UF 6.3V 20% 2917
345-062-524-202 CARDEDGE 62POS DUAL .100 GREEN
RJZ-1224S CONV DC/DC 2W 12VIN 24VOUT
相關(guān)代理商/技術(shù)參數(shù)
參數(shù)描述
DM300024 功能描述:開發(fā)板和工具包 - PIC / DSPIC dsPICDEM 1.1 GP RoHS:否 制造商:Microchip Technology 產(chǎn)品:Starter Kits 工具用于評(píng)估:chipKIT 核心:Uno32 接口類型: 工作電源電壓:
DM300027 功能描述:開發(fā)板和工具包 - PIC / DSPIC 16-bit Starter Demo Board RoHS:否 制造商:Microchip Technology 產(chǎn)品:Starter Kits 工具用于評(píng)估:chipKIT 核心:Uno32 接口類型: 工作電源電壓:
DM-3-000-K 制造商:PacTec 功能描述:Case, Plastic; ABS; Black; 11.46 in.; 3.38 in.; 10.4 in.; UL 94-HB Rated 制造商:PacTec 功能描述:ENCLOSURE, DESKTOP, PLASTIC, BLACK; Enclosure Type:Desktop; Enclosure Material:Plastic; Body Color:Black; External Height - Imperial:3.38"; External Height - Metric:86mm; External Width - Imperial:10.4"; External Width - Metric:264mm;RoHS Compliant: Yes
DM-300-C 制造商:Greenlee Textron Inc 功能描述:DMM 1000V RMS
DM-301 制造商:Labfacility Limited 功能描述:SENSOR PT100 THIN FILM 2X2.3MM CL B 制造商:LABFACILITY 功能描述:SENSOR, PT100, THIN FILM, 2X2.3MM, CL B 制造商:LABFACILITY 功能描述:TEMPERATURE RTD SENSOR, -70C to +500C, 100 OHM; Sensing Temperature Min:-70C; Sensing Temperature Max:+500C; Resistance:100ohm; Sensor Terminals:Through Hole; Temperature Sensing Range:-70C to +500C ;RoHS Compliant: Yes