參數(shù)資料
型號: 935273916518
廠商: NXP SEMICONDUCTORS
元件分類: 顏色信號轉(zhuǎn)換
英文描述: COLOR SIGNAL DECODER, PBGA156
封裝: 15 X 15 MM, 1.15 MM HEIGHT, LEAD FREE, PLASTIC, MS-034, SOT-472-1, BGA-156
文件頁數(shù): 154/178頁
文件大小: 988K
代理商: 935273916518
第1頁第2頁第3頁第4頁第5頁第6頁第7頁第8頁第9頁第10頁第11頁第12頁第13頁第14頁第15頁第16頁第17頁第18頁第19頁第20頁第21頁第22頁第23頁第24頁第25頁第26頁第27頁第28頁第29頁第30頁第31頁第32頁第33頁第34頁第35頁第36頁第37頁第38頁第39頁第40頁第41頁第42頁第43頁第44頁第45頁第46頁第47頁第48頁第49頁第50頁第51頁第52頁第53頁第54頁第55頁第56頁第57頁第58頁第59頁第60頁第61頁第62頁第63頁第64頁第65頁第66頁第67頁第68頁第69頁第70頁第71頁第72頁第73頁第74頁第75頁第76頁第77頁第78頁第79頁第80頁第81頁第82頁第83頁第84頁第85頁第86頁第87頁第88頁第89頁第90頁第91頁第92頁第93頁第94頁第95頁第96頁第97頁第98頁第99頁第100頁第101頁第102頁第103頁第104頁第105頁第106頁第107頁第108頁第109頁第110頁第111頁第112頁第113頁第114頁第115頁第116頁第117頁第118頁第119頁第120頁第121頁第122頁第123頁第124頁第125頁第126頁第127頁第128頁第129頁第130頁第131頁第132頁第133頁第134頁第135頁第136頁第137頁第138頁第139頁第140頁第141頁第142頁第143頁第144頁第145頁第146頁第147頁第148頁第149頁第150頁第151頁第152頁第153頁當(dāng)前第154頁第155頁第156頁第157頁第158頁第159頁第160頁第161頁第162頁第163頁第164頁第165頁第166頁第167頁第168頁第169頁第170頁第171頁第172頁第173頁第174頁第175頁第176頁第177頁第178頁
2004 Jul 22
77
Philips Semiconductors
Product specication
Multistandard video decoder with adaptive
comb lter and component video input
SAA7118
9.7
Host port for 16-bit extension of video data I/O (H port)
The H port pins HPD can be used for extension of the data I/O paths to 16-bit.
The I port has functional priority. If I8_16[93H[6]] is set to logic 1 the output drivers of the H port are enabled depending
on the I port enable control. For I8_16 = 0, the HPD output is disabled.
Table 34 Signals dedicated to the host port
Note
1. Pin numbers for QFP160 in parenthesis.
SYMBOL
I/O
DESCRIPTION
BIT
HPD7 to HPD0
G13, F14, F13, E14, E12,
E13, E11 and D14 (103,
105, 107 and 109 to 113)
I/O
16-bit extension for digital I/O
(chrominance component)
IPE[1:0] 87H[1:0], ITRI[8FH[6]]
and I8_16[93H[6]]
9.8
Basic input and output timing diagrams I port
and X port
9.8.1
I PORT OUTPUT TIMING
The following diagrams illustrate the output timing via the
I port. IGPH and IGPV are logic 1 active gate signals.
If reference pulses are programmed, these pulses are
generated on the rising edge of the logic 1 active gates.
Valid data is accompanied by the output data qualifier on
pin IDQ. In addition invalid cycles are marked with output
code 00H.
The IDQ output pin may be defined to be a gated clock
output signal (ICLK AND internal IDQ).
9.8.2
X PORT INPUT TIMING
At the X port the input timing requirements are the same as
those for the I port output. But different to those below:
It is not necessary to mark invalid cycles with a 00H
code
No constraints on the input qualifier (can be a random
pattern)
XCLK may be a gated clock (XCLK AND external XDQ).
Remark: All timings illustrated in Figs 38 to 44 are given
for an uninterrupted output stream (no handshake with the
external hardware).
Fig.38 Output timing I port for serial 8-bit data at start of a line (ICODE = 1).
IPD[7:0]
IGPH
IDQ
ICLK
00
FF
00
SAV
00
CB
Y
CR
Y00
CB
Y
CR
Y00
MHB550
相關(guān)PDF資料
PDF描述
935273916557 COLOR SIGNAL DECODER, PBGA156
935268460118 1-CHANNEL, SGL POLE SGL THROW SWITCH, PDSO5
935268459115 1-CHANNEL, SGL POLE SGL THROW SWITCH, PDSO5
935268459118 1-CHANNEL, SGL POLE SGL THROW SWITCH, PDSO5
935268459125 1-CHANNEL, SGL POLE SGL THROW SWITCH, PDSO5
相關(guān)代理商/技術(shù)參數(shù)
參數(shù)描述
935275527134 制造商:NXP Semiconductors 功能描述:IC BUS SWITCH OCTAL QUAD 20TSSOP
935277864112 制造商:NXP Semiconductors 功能描述:IC CPU
935278818112 制造商:NXP Semiconductors 功能描述:LCD DRVR 20DIGIT 2.5V/3.3V/5V 56-Pin VSO Tube
935280517132 制造商:NXP Semiconductors 功能描述:IC TRANSLATING BUFFER 6XSON
935281751112 制造商:NXP Semiconductors 功能描述:IC BUFFER/DVR 16BIT 3ST 48TSSOP