參數(shù)資料
型號(hào): S3C821AXX-QW
元件分類(lèi): 微控制器/微處理器
英文描述: 8-BIT, MROM, 8 MHz, MICROCONTROLLER, PQFP80
封裝: 14 X 20 MM, QFP-80
文件頁(yè)數(shù): 84/208頁(yè)
文件大小: 1310K
代理商: S3C821AXX-QW
第1頁(yè)第2頁(yè)第3頁(yè)第4頁(yè)第5頁(yè)第6頁(yè)第7頁(yè)第8頁(yè)第9頁(yè)第10頁(yè)第11頁(yè)第12頁(yè)第13頁(yè)第14頁(yè)第15頁(yè)第16頁(yè)第17頁(yè)第18頁(yè)第19頁(yè)第20頁(yè)第21頁(yè)第22頁(yè)第23頁(yè)第24頁(yè)第25頁(yè)第26頁(yè)第27頁(yè)第28頁(yè)第29頁(yè)第30頁(yè)第31頁(yè)第32頁(yè)第33頁(yè)第34頁(yè)第35頁(yè)第36頁(yè)第37頁(yè)第38頁(yè)第39頁(yè)第40頁(yè)第41頁(yè)第42頁(yè)第43頁(yè)第44頁(yè)第45頁(yè)第46頁(yè)第47頁(yè)第48頁(yè)第49頁(yè)第50頁(yè)第51頁(yè)第52頁(yè)第53頁(yè)第54頁(yè)第55頁(yè)第56頁(yè)第57頁(yè)第58頁(yè)第59頁(yè)第60頁(yè)第61頁(yè)第62頁(yè)第63頁(yè)第64頁(yè)第65頁(yè)第66頁(yè)第67頁(yè)第68頁(yè)第69頁(yè)第70頁(yè)第71頁(yè)第72頁(yè)第73頁(yè)第74頁(yè)第75頁(yè)第76頁(yè)第77頁(yè)第78頁(yè)第79頁(yè)第80頁(yè)第81頁(yè)第82頁(yè)第83頁(yè)當(dāng)前第84頁(yè)第85頁(yè)第86頁(yè)第87頁(yè)第88頁(yè)第89頁(yè)第90頁(yè)第91頁(yè)第92頁(yè)第93頁(yè)第94頁(yè)第95頁(yè)第96頁(yè)第97頁(yè)第98頁(yè)第99頁(yè)第100頁(yè)第101頁(yè)第102頁(yè)第103頁(yè)第104頁(yè)第105頁(yè)第106頁(yè)第107頁(yè)第108頁(yè)第109頁(yè)第110頁(yè)第111頁(yè)第112頁(yè)第113頁(yè)第114頁(yè)第115頁(yè)第116頁(yè)第117頁(yè)第118頁(yè)第119頁(yè)第120頁(yè)第121頁(yè)第122頁(yè)第123頁(yè)第124頁(yè)第125頁(yè)第126頁(yè)第127頁(yè)第128頁(yè)第129頁(yè)第130頁(yè)第131頁(yè)第132頁(yè)第133頁(yè)第134頁(yè)第135頁(yè)第136頁(yè)第137頁(yè)第138頁(yè)第139頁(yè)第140頁(yè)第141頁(yè)第142頁(yè)第143頁(yè)第144頁(yè)第145頁(yè)第146頁(yè)第147頁(yè)第148頁(yè)第149頁(yè)第150頁(yè)第151頁(yè)第152頁(yè)第153頁(yè)第154頁(yè)第155頁(yè)第156頁(yè)第157頁(yè)第158頁(yè)第159頁(yè)第160頁(yè)第161頁(yè)第162頁(yè)第163頁(yè)第164頁(yè)第165頁(yè)第166頁(yè)第167頁(yè)第168頁(yè)第169頁(yè)第170頁(yè)第171頁(yè)第172頁(yè)第173頁(yè)第174頁(yè)第175頁(yè)第176頁(yè)第177頁(yè)第178頁(yè)第179頁(yè)第180頁(yè)第181頁(yè)第182頁(yè)第183頁(yè)第184頁(yè)第185頁(yè)第186頁(yè)第187頁(yè)第188頁(yè)第189頁(yè)第190頁(yè)第191頁(yè)第192頁(yè)第193頁(yè)第194頁(yè)第195頁(yè)第196頁(yè)第197頁(yè)第198頁(yè)第199頁(yè)第200頁(yè)第201頁(yè)第202頁(yè)第203頁(yè)第204頁(yè)第205頁(yè)第206頁(yè)第207頁(yè)第208頁(yè)
EXTERNAL INTERFACE
S3C821A/P821A
16-2
EXTERNAL INTERFACE CONTROL REGISTERS
This subsection presents an overview of the S3C821A system registers which are used to configure and control
the external peripheral interface:
— System mode register (SYM, R222, DEH, set 1)
— Port 0 control register (P0CON, R224, E0H, set 1, bank 1)
— Port 1 control register (P1CON, R226, E2H, set 1, bank 1)
— Port 2 low-byte control register (P2CONL, R229, E5H, set 1, bank 1)
Detailed descriptions of each of these registers can be found in Part I, Chapter 4, "Control Registers."
PORT 0 CONTROL REGISTER (P0CON)
The port 0 control register P0CON (E0H, set 1, bank 1) controls the upper and lower nibble configuration for port
0 pins. When P0CON bit 7 = "1", the upper nibble pins P0.7–P0.4 are configured as lines for the external
memory interface. When P0CON bit 3 = "1", the lower nibble pins P0.3–P0.0 are configured for external memory.
After a reset, P0CON is cleared to 00H. Bits 7 and/or 3 must then be set to "1" by program software to enable the
external memory interface function for port 0.
PORT 1 CONTROL REGISTER (P1CON)
The port 1 control register P1CON (E2H, set 1, bank 1) functions identically to the P0CON register, except that it
controls the upper and lower nibble configuration for port 1 pins: P1.7–P1.4 and P1.3–P1.0, respectively. P1CON
is also cleared to 00H by a reset.
PORT 2 CONTROL REGISTER (P2CONL)
The pins of I/O port 2, P2.3–P2.0, can alternately be used as lines for the signal outputs that are required to
control the activity of the multiplexed external memory interface bus. You manipulate the bit-pairs in the control
register, P2CONL (E5H, set 1, bank 1) to configure the pins individually for general-purpose use or as external
memory bus control lines. If the external memory interface is implemented, you must configure all four pins as
memory lines. When bit pairs 7/6, 5/4, 3/2, and 1/0 are set to "11B", the corresponding memory signal outputs
are activated:
Bit-pair
Pin
Symbol
Function
7/6
P2.3
DM
Data memory pin
5/4
P2.2
DW
Data write pin
3/2
P2.1
DR
Data read pin
1/0
P2.0
AS
Address strobe pin
In normal operating mode, a reset operation clears P2CONL to 00H, configuring P2.3–P2.0 as normal input pins.
相關(guān)PDF資料
PDF描述
S3P8245XX-TW 8-BIT, OTPROM, 10 MHz, MICROCONTROLLER, PQFP80
S3P8454-QW 8-BIT, OTPROM, 25 MHz, MICROCONTROLLER, PQFP80
S3P8454-TW 8-BIT, OTPROM, 25 MHz, MICROCONTROLLER, PQFP80
S3P8615-QZ 8-BIT, OTPROM, 12 MHz, MICROCONTROLLER, PQFP44
S3C8618XX-AQ 8-BIT, MROM, 12 MHz, MICROCONTROLLER, PDIP42
相關(guān)代理商/技術(shù)參數(shù)
參數(shù)描述
S3C8235 制造商:SAMSUNG 制造商全稱(chēng):Samsung semiconductor 功能描述:8-BIT CMOS MICROCONTROLLERS USERS MANUAL
S3C8238 制造商:SAMSUNG 制造商全稱(chēng):Samsung semiconductor 功能描述:8-BIT CMOS MICROCONTROLLERS USERS MANUAL
S3C8245 制造商:SAMSUNG 制造商全稱(chēng):Samsung semiconductor 功能描述:S3C8-SERIES MICROCONTROLLERS
S3C8247 制造商:SAMSUNG 制造商全稱(chēng):Samsung semiconductor 功能描述:S3C8-SERIES MICROCONTROLLERS
S3C8248 制造商:SAMSUNG 制造商全稱(chēng):Samsung semiconductor 功能描述:S3C8-SERIES MICROCONTROLLERS